【XDF资料下载】Xilinx 与 Deephi Tech 的机器学习战略

发表于:03/11/2019 , 关键词: Xilinx, DeePhi, 机器学习
Xilinx 与 Deephi Tech 的机器学习战略

【DesignCon 2019 视频】:Xilinx 112G PAM4 和 Samtec NovaRay 电缆组件

发表于:03/11/2019 , 关键词: PAM4, DesignCon-2019
在 DesignCon 2019 上,Xilinx 和 Samtec 现场展示了 112G 有线背板。 该视频通过由下一代 Xilinx 112G PAM4 测试器件和 Samtec NovaRay 承载数据电缆组件生成、接收和验证的 112G PAM4 信号,显示了真实的背板长度,其传输速率是传统 PCB 互连无法比拟的。

ZYNQ SOC 入门基础(一):Hello World 实验

发表于:03/11/2019 , 关键词: Zynq, Hello-World
ZYNQ是一款SOC芯片,其最突出的功能就是其内部包含了一个双核的Cortex_A9内核。从本节开始,进行ZYNQ的SOC学习。

基于FPGA的数字表示

发表于:03/08/2019 , 关键词: FPGA
在FPGA系统中有两个基本准则非常重要,分别为:数字表示法和代数运算的实现。本博文主要介绍数字表示。

音频总线I2S协议

发表于:03/08/2019 , 关键词: 音频总线, I2S协议
I2S(Inter—IC Sound)总线, 又称 集成电路内置音频总线,是飞利浦公司为数字音频设备之间的音频数据传输而制定的一种总线标准,该总线专门用于音频设备之间的数据传输,广泛应用于各种多媒体系统

使用Vivado生成.MCS文件

发表于:03/08/2019 , 关键词: Vivado
其实生成.mcs文件非常简单,但是只是对有经验的设计者而言。对于新手,生成一个.MCS文件可能就会遇到各种各样的问题。下面就简单的介绍一下如何生成.MCS文件。 这里介绍两种种方法。第一种是使用GUI,也就是用鼠标点来点去就可以。另外一种就是用tcl命令

【3月14日●西安站】2019 Xilinx AI 线下先行者计划活动开始报名了!!!

发表于:03/07/2019 , 关键词: AI, 人工智能, 依元素科技
作为赛灵思官方授权培训的战略合作伙伴,依元素科技将基于Xilinx最新的全球统一培训资料,围绕云计算、人工智能和深度学习等主题进行探讨,着重介绍基于赛灵思FPGA平台在这些领域的开发流程和解决方案

5个常被大家忽略的Python小技巧

发表于:03/07/2019 , 关键词: python
下面我挑选出的这几个技巧常常会被人们忽略,但它们在日常编程中能真正的给我们带来不少帮助。

赛灵思的功耗预算

发表于:03/07/2019 , 关键词: 功耗预算
对于设计前的功耗预算:对于方案初始芯片选型时,如果方案对于功耗有很大要求,那么第一步就是要进行芯片的功耗进行预估和评价,从而判断该片是否符合方案要求,当然选型时不光看功耗,也要看资源

Xilinx GTX/GTH 2D眼图扫描功能介绍

发表于:03/07/2019 , 关键词: 眼图, GTX
随着高速数据传输的普及,Serdes已经成为FPGA上重要的I/O接口。而线速率也不断的提高。更高的线速率也就带来了更大的通道衰减影响。通常,Serdes接收端需要打开内部的均衡来对高速串行信号进行处理

为什么选择 Xilinx AI 方案?

发表于:03/06/2019 , 关键词: AI, Xilinx, 每日头条
在数据中心 AI 平台上,对于低时延 AI 推断,赛灵思能以最低时延的条件下提供最高吞吐量,在 GoogleNet V1 上进行的标准基准测试当中,赛灵思 Alveo U250 可为实时推断提供比现有最快的 GPU 多出 4 倍的吞吐量

Hired:2019年软件工程师现状 Python最受欢迎

发表于:03/06/2019 , 关键词: 软件工程师, python
Hired 网站近日发布了“2019 年软件工程师现状”报告,亮点颇多。该报告数据由 Hired 数据科学团队收集与分析,覆盖了 13 个城市的 98 000 名求职软件工程师,反映了超过 170 000 个面试申请和过去一年的工作机会,还收集了来自 Hired 平台上 700 多名软件工程师的调查回复,以了解开发人员的工作偏好。

【XDF资料下载】使用支持 SDSoC 的机器学习创建嵌入式视觉系统

发表于:03/06/2019 , 关键词: 机器学习, 嵌入式视觉系统
使用支持 SDSoC 的机器学习创建嵌入式视觉系统

Vivado使用技巧(28):支持的Verilog语法

发表于:03/06/2019 , 关键词: Vivado, Verilog
复杂的电路设计通常使用自顶向下的设计方法,设计过程中的不同阶段需要不同的设计规格。比如架构设计阶段,需要模块框图或算法状态机(ASM)图表这方面的设计说明。一个框图或算法的实现与寄存器(reg)和连线(wire)息息相关。Verilog便具有将ASM图表和电路框图用计算机语言表达的能力,本文将讲述Vivado综合支持的Verilog硬件描述语言

5G 时代 Xilinx 将扮演什么角色? MWC Xilinx 5G 方案一览表

发表于:03/06/2019 , 关键词: 5G, 2019世界通信大会
对于 5G 而言,赛灵思的技术正在帮助解决容量、连接以及性能挑战。并灵活支持多标准、多频带和多子网络,实现多样物联网驱动的 5G 应用。下面就请跟随小编一起来看看,2019 MWC(世界通信大会)上面,赛灵思所展出的诸多创新方案吧。