Vivado设计套件

Vivado设计套件是赛灵思面向未来十年的 “All-Programmable”器件打造的开发个工具,Vivado设计套件包括高度集成的设计环境和新一代从系统到IC级的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。这也是一个基于AMBA AXI4 互联规范、IP-XACT IP封装元数据、工具命令语言(TCL)、Synopsys 系统约束(SDC) 以及其它有助于根据客户需求量身定制设计流程并符合业界标准的开放式环境。赛灵思构建的的Vivado 工具将各类可编程技术结合在一起,能够可扩展实现多达1 亿个等效ASIC 门的设计

Xilinx在Globalpress eSummit2012电子峰会上正式宣布推出下一代设计套件Vivado,帮助工程师应对可编程系统集成与实现的挑战。本届峰会上,Xilinx还在峰会现场展示了Vivado 设计套件的使用情况。
本视频介绍IP集成器,这是一个图形化设计工具,它在复杂的IP 模块之间做接口级的连接。由于IP集成器紧密连接到了Vivado IDE,因而设计者能在图形化环境和Tcl互动之间方便切换。

视频: Vivado 高级综合(HLS)加快验证流程

Xilinx在Globalpress eSummit2012电子峰会上正式宣布推出下一代设计套件Vivado,帮助工程师应对可编程系统集成与实现的挑战。本届峰会上,Xilinx还在峰会现场展示了Vivado 设计套件的使用情况。
本视频介绍Vivado高层次综合,可以自动生成RTL仿真所需的Test bench,复用原有C-level的TB,对RTL进行混合仿真验证,从而加快验证流程。

Xilinx在Globalpress eSummit2012电子峰会上正式宣布推出下一代设计套件Vivado,帮助工程师应对可编程系统集成与实现的挑战。本届峰会上,Xilinx还在峰会现场展示了Vivado 设计套件的使用情况。
本视频介绍Vivado集成设计环境,这是赛灵思面向7系列器件的新一代工具套件。Vivado 在编译时间、设计效率和使用便利性方面实现了大幅改进。

可编程器件是当今大多数系统的核心,不仅能够支持可编程逻辑设计,同时也可支持可编程系统集成。Xilinx 已从一家 FPGA 公司转型为“全面可编程”公司,可提供逻辑、IO 以及软件可编程 ARM® 处理系统等多种技术。Xilinx 推出的两款设计工具套件可对今后 10 年内的可编程平台提供支持,满足快节奏开发和更高工作效率的要求。新一代 Xilinx Vivado™ Design Suite 是一款以 IP 和系统为中心的革命性设计环境,它采用方便易用的 IP 设计流程,可将运行时间缩短至原来的四分之一,从而显著加快集成和实现速度,提高开发人员的工作效率。Xilinx ISE® Design Suite 不断为众多开发人员提供创新技术,并将熟悉的设计流程扩展至全部 Xilinx FPGA 和 Xilinx Zynq™-7000 可扩展处理平台 (EPP) 项目中。

赛灵思Vivado设计套件深度剖析

Vivado 设计套件终于震撼登场Vivado 设计套件终于震撼登场赛灵思采用先进的 EDA 技术和方法,提供了全新的工具套件,可显著提高设计生产力和设计结果质量,使设计者更好、更快地创建系统, 而且所用的芯片更少。
作者:Mike Santarini
赛灵思Xcell 杂志发行人
历经四年的开发和一年的试用版本测试,赛灵思可编程颠覆之作Vivado 设计套件终于震撼登场,并通过其早期试用计划开始向客户隆重推出。新的工具套件面向未来十年 “All-Programmable”器件而精心打造, 致力于加速其设计生产力。

Vivado 设计套件白皮书

Vivado 设计套件是全球可编程平台领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )4月25日全球统一公开发布的以IP及系统为中心的新一代颠覆性设计环境,它致力于在未来十年加速“All-Programmable”器件的设计生产力。Vivado不仅能加速可编程逻辑和IO 的设计速度,而且还可提高可编程系统的集成度和实现速度,让器件能够集成3D堆叠硅片互联技术、ARM 处理系统、模拟混合信号(AMS) 和绝大大部分半导体IP 核。Vivado 设计套件突破了可编程系统集成度和实现速度两方面的重大瓶颈,将设计生产力提高到同类竞争开发环境的4 倍。

从率先量产28nm,到嵌入ARM Cortex-A9双核处理器,再到率先推出3D堆叠封装工艺,推出全球最大的FPGA器件,赛灵思一直在引领着FPGA技术的发展,随着4月25日赛灵思全球发布Vivado开发套件,FPGA的设计门槛进一步降低了!这为FPGA的大规模应用已经铺平了道路,现在,有强大的FPGA,有易用的开发工具,工程师唯一或缺的就是想象力了!FPGA还将如何发展?FPGA生态系统会如何演变?开发工具会如何改进?你对FPGA还有什么期待?“Vivado--FPGA大猜想”活动即日开启!开动您的想象力,让我们一同谋划FPGA的未来!用智慧换取精美礼品!另外,赛灵思将特别重奖优秀参与者,他们将有机会免费获得价值5000美元的Vivado设计套件!赶快参与吧!

赛灵思SVP汤立人赛灵思SVP汤立人FPGA开发革命性工具推出,开启 All Programmable新时代!
作者 张国斌
今天,随着半导体工艺技术的发展,FPGA已经变得日益强大,同时也变得更加复杂,这让设计工程师在享受其高性能的同时也承受着开发上的痛苦:大规模的设计协同、子系统的规划、时序收敛的处理、不同IP的调用等等都给工程师带来了更多的挑战,有没有更有效的方法或者工具来开发FPGA? 有!现在,赛灵思推出了革命性的Vivado 设计套件,它不再着眼于单一器件的开发,而是以 IP及系统为中心,从系统级层面实现FPGA,它也带来了生产效率的大提升,原来需要23分钟仿真的设计现在只需要3秒钟就可以完成!而且真正实现了支持C语言开发FPGA,可以预计,随着Vivado 设计套件的推出,FPGA开发将步入一个新的时代!

自从四年前赛灵思开始Vivado 设计套件的开发工作以来,就一直与数百家赛灵思联盟计划成员和客户保持密切联系,力求让新发布的工具达到成熟状态。每个成员都发挥了积极作用,确保赛灵思能够推出一款真正提高生产力的工具套件,帮助客户突破在新一代“All-Programmable”器件设计过程中所面临的集成和实现瓶颈。以下是客户对Vivado 设计套件的评价。

赛灵思Vivado 设计套件答疑

Vivado™ 设计套件是什么?集成的设计环境——Vivado设计套件包括高度集成的设计环境和新一代从系统到IC级的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。这也是一个基于AMBA AXI4 互联规范、IP-XACT IP封装元数据、工具命令语言(TCL)、Synopsys 系统约束(SDC) 以及其它有助于根据客户需求量身定制设计流程并符合业界标准的开放式环境。赛灵思构建的的Vivado 工具将各类可编程技术结合在一起,能够可扩展实现多达1 亿个等效ASIC 门的设计。

同步内容