嵌入式处理

赛灵思致力于通过其目标设计平台提供嵌入式开发工具、方法、IP 和技术支持。面向嵌入式处理的目标设计平台将这些元素带入了产品化解决方案,为有经验的用户加快了开发速度,并且为新用户简化了 FPGA 应用。赛灵思嵌入式处理解决方案得到了大量 Virtex 和 Spartan FPGA 平台的支持。

在赛灵思FPGA中使用ARM AMBA 总线

英国的融合技术专家展示了一项基于FPGA的数据采集系统,用于合成孔径成像技术。采用了Xilinx ISE设计软件,支持ARM AMBA AXI4接口,这是全文。

赛灵思全球高级副总裁汤立人赛灵思全球高级副总裁汤立人 这是汤立人先生在赛灵思北京乔迁暨研发中心成立典礼上的讲话
今天对赛灵思来说是一个非常重要的日子。在国内开设一个新的研发部门,是我们对中国的承诺。
首先让我们看一下赛灵思一直以来所做的事情。我在赛灵思21年了,从研发开始做起的。我参与了第一代FPGA的研发工作。而Innovation——创新,是赛灵思的DNA。今天,对于赛灵思来说是历史性的一刻。不光在28nm,我们已经在很多不同的领域做了很多创新:我们是全球第一家采用3D封装工艺设计FPGA的公司;我们的7系列可以达到200万逻辑门,是行业首创。赛灵思发明了FPGA,包括FPGA在内,我们拥有2500项发明专利,我本人就拥有7个以上的专利。

Zynq-7000 EPP 器件演示视频

在 ARM 欧洲技术大会上,赛灵思对Zynq-7000 EPP 器件进行了首次公开演示,现场的观众有幸亲眼目睹了如何在该器件平台运行Linux应用。针对那些需要支持高性能及实时运算应用的系统而言,Zynq-7000 EPP 提供了传统处理解决方案所无法实现的性能水平。本视频介绍了基于Zynq-7000 EPP 器件的开发板以及启动、开发等等。

赛灵思zynq演示视频

赛灵思zynq演示视频

赛灵思的新型可扩展式处理平台架构可为开发人员提供无与伦比的系统性能、灵活性、可扩展性和集成度,并为降低系统功耗、成本和缩小尺寸进行了精心优化。可扩展式处理平台基于 ARM 的双核 Cortex™-A9MPCore 处理器以及赛灵思的 28nm 可编程逻辑之上,采用以处理器为核心的设计方案,并能定义通过标准设计方法实施的综合处理器系统。这种方案可为软件开发人员在功能齐备且强大的优化型低成本低功耗处理平台上提供熟悉的编程环境。本视频介绍了赛灵思zynq-7000可扩展处理平台的基础知识。

全球可编程平台领导厂商赛灵思(Xilinx,Inc.)www.xilinx.com亚太区客户培训联同依元素科技公司(E-Elements),以赛灵思最新的客户培训课程,携手在西安举办免费新课程技术研讨会。免费新课程技术培训研讨会内容有"使用7系列产品进行设计","利用PlanAhead(TM)设计分析工具进行高级设计"。
我们诚挚邀请您出席"2011赛灵思(Xilinx)最新课程技术研讨会"。您可亲历现场感受业界尖端技术,更可与到会专家共同探讨数字领域的发展动态。

Zynq-7000 EPP 提供了传统处理解决方案所无法实现的性能水平Zynq-7000 EPP 提供了传统处理解决方案所无法实现的性能水平赛灵思在 ARM 欧洲技术大会上演示其首款Zynq 芯片应用, 客户利用早期试用工具和仿真平台开发的应用将移植到该器件上
全球可编程平台领导厂商赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) ) 今天宣布向客户交付首批 Zynq™-7000 可扩展处理平台 (EPP),这是其完整嵌入式处理平台发展战略的一个重大里程碑,率先为开发人员提供堪比ASIC 的性能与功耗,FPGA 的灵活性以及微处理器的可编程性。那些先期采用 Zynq-7000 EPP 仿真平台、赛灵思早期试用硬件工具以及 ARM® Connected Community社区支持的标准软件工具已经进行系统开发的客户,现在就可以将他们的应用移植到这些器件上,并开始下一阶段的产品开发工作。

赛灵思推出三款3G+/4G 无线基站至关重要关键互联功能IP赛灵思推出三款3G+/4G 无线基站至关重要关键互联功能IP全新赛灵思连接功能 IP可支持各项行业标准

全球可编程平台领导厂商赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出三款对构建低成本高灵活性可编程 3G+/4G 无线基站至关重要的关键互联功能IP ——赛灵思Serial RapidIO Gen 2 v1.2 终端LogiCORE™ IP、JESD204 v1.1 LogiCORE IP以及CPRI v4.1 LogiCORE IP,所有这三款产品均支持各类互联标准,可帮助开发人员在构建具有更高系统容量的新型无线网络设备时,克服各种设计挑战。

在多个器件共享一个公用存储器控制器的应用场合通常需要一个多端口存储器控制器 (MPMC),在许多视频、嵌入式和通信应用中当数据从多个源端移到一个公共存储器器件时就有这个需求, 本《应用指南》介绍了如何使用 ISE® Design Suite 逻辑版本工具,包括 Project Navigator (ProjNav) 和 CORE Generator™ 工具,创建基本的 DDR3 MPMC 设计。

PicoBlaze™ 是一款完全嵌入式 8 位 RISC 微控制器内核,专为 Spartan®-6、Virtex®-6 以及较早的 Xilinx FPGA 架构而精心优化。该参考设计免费向 Xilinx 用户提供,并配套提供简便易用的代码组合程序 KCPSM6 (或用于较早 FPGA 系列的 KCPSM3)、图形集成开发环境 (IDE)、图形指令集仿真器 (ISS) 以及 VHDL 源代码和仿真模型。

PicoBlaze™ KCPSM6 第三版现已通过 Xilinx PicoBlaze 下载区提供。 该版本说明包括 7 系列架构支持、优化 UART 宏指令、增强型汇编程序发送以及自述文件。
点击这里,下载最新版本
点击此处进入 PicoBlaze 论坛,了解新版本内容

关键特性
支持 Spartan-6、Virtex-6 及较早的 Xilinx FPGA 系列

同步内容