嵌入式处理

赛灵思致力于通过其目标设计平台提供嵌入式开发工具、方法、IP 和技术支持。面向嵌入式处理的目标设计平台将这些元素带入了产品化解决方案,为有经验的用户加快了开发速度,并且为新用户简化了 FPGA 应用。赛灵思嵌入式处理解决方案得到了大量 Virtex 和 Spartan FPGA 平台的支持。

PicoBlaze™ 是一款完全嵌入式 8 位 RISC 微控制器内核,专为 Spartan®-6、Virtex®-6 以及较早的 Xilinx FPGA 架构而精心优化。该参考设计免费向 Xilinx 用户提供,并配套提供简便易用的代码组合程序 KCPSM6 (或用于较早 FPGA 系列的 KCPSM3)、图形集成开发环境 (IDE)、图形指令集仿真器 (ISS) 以及 VHDL 源代码和仿真模型。

PicoBlaze™ KCPSM6 第三版现已通过 Xilinx PicoBlaze 下载区提供。 该版本说明包括 7 系列架构支持、优化 UART 宏指令、增强型汇编程序发送以及自述文件。
点击这里,下载最新版本
点击此处进入 PicoBlaze 论坛,了解新版本内容

关键特性
支持 Spartan-6、Virtex-6 及较早的 Xilinx FPGA 系列

赛灵思最新技术校园巡演
FPGA生来就是为创新服务的,掌握了FPGA技术的学子就是创新的源动力!他们,将是引领中国和世界进步的生力军,加速东方巨龙实现从“中国制造”到“中国智造”的蜕变,昂首登上全球科技竞争的巅峰!2011年11月15日, 全球可编程逻辑平台的领导厂商, FPGA的发明者——美国赛灵思公司, 将携手安富利、德致伦公司, 从西安电子科技大学拉开为时一个月的“赛灵思最新技术校园巡演”序幕,致力于为中国高校带去赛灵思最新的可编程技术,为中国高校师生掌握并利用世界顶尖的下一代可编程技术进行创新提供强大的支持。 此次巡演将覆盖全国八所著名工科院校。

Xilinx, Inc. (NASDAQ: XLNX)与 Cadence 设计系统公司 (NASDAQ: CDNS) 今天宣布共同合作开发了业界首个用于在硬件成型之前对基于Xilinx Zynq™-7000可扩展式处理平台(EPP)系统进行系统设计、软件开发与测试的虚拟平台。该方案进一步改善了Xilinx的基于ARM®处理器平台的开发环境,为嵌入式软件设计师改善了开发流程,让软件内容能够驱动硬件设计。

DisplayPort Source Policy Maker控制系统参考设计采用MicroBlaze嵌入式系统来实施与商用套装 DisplayPort 芯片类似的功能,且具备可进行源代码定制的额外优势。通过使用 Source Policy Maker Controller System Reference Design 的应用手册,用户不必对 Policy Maker 进行详细了解即可顺利启动设计工作,仅需简单地将范例设计连接起来。除了上述源代码设计之外,DisplayPort 的传输 (Tx) 或源端内核也配套提供了用于实现有限状态机 (FSM)控制器的额外范例设计。您可以通过这一更新的应用指南快速跟踪您的SoC 设计。 XAPP493 将介绍如何为 Spartan®-6 FPGA 消费类视频套件 (CVK) 和 Virtex®-6 FPGA ML605 评估套件实现 DisplayPort 源端内核和决策者参考设计。

赛灵思在努力帮助设计人员提高工作效率的同时,不断改进产品、IP 以及设计工具。我们将在此报告自2011 年 7 月起,有关旗舰 FPGA 开发环境、ISE®设计套件以及赛灵思 IP 核的当前最新更新情况。产品更新包括 ISE 设计套件三个版本(逻辑、嵌入式和 DSP)的功能显著增强与新增特性。安装最新的 ISE 工具可以很轻松确保您实现最佳设计结果。ISE 设计套件更新版本可从赛灵思下载中心下载,网址: www.xilinx.com/cn/download 。如欲了解更多信息或下载 30 天免费 ISE 评估版,敬请访问: www.xilinx.com/cn/ise

业界领先的28nm 7 系列高级FPGA 已经通过前几代FPGA 系列产品极大扩展了集成模拟子系统的功能。赛灵思7 系列中的模拟子系统称为XADC,其包含两个独立的1MSPS、12 位模数转换器(ADC) 以及一个17 通道模拟多路复用器前端。通过把XADC 与FPGA 逻辑紧密集成在一起,赛灵思推出了业界最灵活的模拟子系统。这种模拟与可编程逻辑的创新组合被称为灵活混合信号。

门光子计数器是量子光学实验中单光子探测常用的数据采集设备,用于收集单光子探测器探测到的单个光子信号。由于不同的场合需要用到不同的计数模式,商用的计数器往往难以满足具体的需求,或者造成采集效率低下。系统采用的是一种基于MicroBlaze系统FSL总线的可扩展计数器设计架构,该架构能够灵活的添加不同的计数功能,并通过统一的FSL总线和Microblaze CPU与PC通信。在该架构的基础上实现了针对量子单自旋调控实验中常用的计数模式。系统所采用的设计和实现方式可以推广到其他光子计数需求中,并具有较低的设计和生产成本。

S2C 日前宣布其Verification Module技术(专利申请中)已可用于其基于Xilinx的FPGA原型验证系统中。V6 TAI Verification Module可以实现在FPGA原型验证环境和用户验证环境之间高速海量数据传输。用户可以使用Xilinx ChipScope或者第三方调试环境,同时查看4个FPGA。另外,V6 TAI Verification Module还可以用于1.3M~4.7M ASIC门的原型设计。V6 TAI Verification Module具有PCIe Gen2、千兆串行收发器、SATA2和USB 3.0等高速接口。

2011年5月28日,万众瞩目的“2011 Digilent Design Contest中国区决选”圆满落幕。此次大赛由上海德致伦(DIGILENT CHINA)主办,清华大学电子工程系、依元素科技(E-Element)承办,赛灵思电子(Xilinx)、孕龙科技赞助。经过初赛和复赛,来自北京工业大学的“Smart Shopping Cart”、清华大学的“IsoRouter”、桂林电子科技大学的“The Hexapod Robot”获得一等奖,并同时获得参加同年9月在德国举行的2011 Digilent Design Contest全球总决赛的入场券;由Xilinx XUP评选出电信科学技术研究院荣获Xilinx特别奖,将与一等奖的三支队伍同赴德国参加全球电子竞技。

赛灵思(Xilinx)最新工具和IP更新信息

赛灵思(Xilinx)努力帮助设计师提高工作效率,不断改善其产品、IP和设计工具。在此我们向您报告旗舰FPGA开发环境——ISE®设计套件及Xilinx® IP——2011年5月的最新更新。产品更新带来了显著改善,并为ISE设计套件的三个版本——逻辑版、嵌入式版和DSP版——加入了新功能。要确保为您的设计带来最佳效果,始终保持您安装的ISE是最新版本不失为一个简单方式。ISE设计套件的更新可在Xilinx 下载中心 www.xilinx.com/cn/download 下载。欲获知更多信息或下载免费的ISE 30天评估版,请访问网站 www.xilinx.com/cn/ise

同步内容