DSP

作为DSP 和视频应用领域的头号 FPGA 供应商,赛灵思致力于通过其目标设计平台提供业内领先的 DSP 开发工具、方法、IP 和技术支持。赛灵思面向 DSP 的目标设计平台将这些元素带入了产品化解决方案,为有经验的用户加快了开发速度,并且为新用户简化了FPGA 应用。工程师可以在应用基础设施上花更少的时间,而将更多精力投在能够提供独特价值的设计上。 Xilinx DSP 解决方案的优势

500MHz高性能数字信号处理设计

500MHz高性能数字信号处理设计

新品销售喜人,赛灵思厚望未来市场

SAN FRANCISCO—Programmable logic vendor Xilinx Inc. forecast a sequential sales increase for the current quarter after reporting fiscal third quarter that exceed analysts' expectations.Xilinx (San Jose, Calif.) reported a declining profit amid sluggish macroeconomic conditions, but said it was encouraged by strong sales of new products in the fiscal third quarter.

基于先进的 28nm HPL工艺技术, 7 系列 All Programmable FPGA 实现了突破性的性能、 容量和系统集成,同时优化了价格、性能和功耗。

 Artix™-7 FPGA 现已推出,10 万个逻辑单元的功耗不超过 1 瓦,是行业最低成本、最低功耗的 All Programmable 器件。了解更多有关 Artix-7 FPGA 的信息下载 Xilinx 设计工具,开始设计联系 当地Xilinx 销售代表
[[wysiwyg_imageupload:583:]]
这是在2012 安富利X-fest上首度现身的Artix-7 FPGA 开发板。
[[wysiwyg_imageupload:584:]]
Artix-7 功耗演示
[[wysiwyg_imageupload:586:]]

FireFace UC+ FireFace 400= FireFace UCX=1/2U FireFace UFX。这是RME音频接口家庭里的几位成员,简单的看可能就是上面的这个关系,但是细看的话就会反映出很多的不同。
德国著名音频接口制造厂商RME在专业领域一直以出色的音质、良好的稳定性和上佳的性能而著称。2009年 推出了FireFace 400的USB版本FireFace UC,2010年推出了FireFace 800 的继任者FireFace UFX。2012年,RME在NAMM展会上发布了一款名为FireFace UCX的新一代音频接口。简单地说就是把UC和400整合在了一起,最直观的体现是UCX具有USB2.0和火线400双接口,你可以任意使用其中的一 个。那么,可以说UCX是UC和400的升级,也可说是UFX的半U简化版。
关于FireFace UC和FireFace UCX的评测已经有很多了,今天我们来对比一下UCX和他的前任UC有哪些区别吧。

Nallatech 目前将推出业界首款 7 系列 FPGA 网络处理卡 PCIe-287N,采用了两个 Xilinx Kintex-7 FPGA。它非常适用于各种应用,包括实时网络滤波和高频交易等。Kintex-7 FPGA 直接耦合 4  个 SFP+ 端口,可支持多种以太网协议,包括 1GbE、10GbE、SONET 和 OTN。

赛灵思FPGA助力NI PXI模组仪器实现高效率

美商国家仪器行销经理郭皇志指出,导入FPGA元件的PXI模组仪器可提供设计人员高度客制化的优势。美商国家仪器(NI)行销经理郭皇志表示,尽管过去PXI模组仪器已有导入FPGA元件,但当时受限于软体程式与FPGA逻辑密度的限制,导入该元件的主要目的仅是协助CPU做前端讯号的处理,尚无法提供客户自由编程的功能。然而,经产业界长期戮力研发后,现今软体程式与FPGA制程技术皆已双双到位,从而使PXI模组量测作业时间的效率更上层楼。郭皇志进一步指出,由于半导体制程的进步使得FPGA在相同尺寸面积可容纳更多的电晶体,因此运算效能也随之提升;而编写程式工具的部分则已有LabVIEW FPGA软体的支援,透过易于操作的图形化介面,可让即使不熟悉FPGA专用编写语言--VHDL的设计人员,也能透过该软体快速定义测试参数,轻松完成客制化电路设计,让测试作业更有效率。

该系列产品包括 GFEC、eFEC 和高增益 FEC(xFEC)解决方案该系列产品包括 GFEC、eFEC 和高增益 FEC(xFEC)解决方案 赛灵思在WDM 和下一代光网络大会上发布了综合而全面的前向纠错(FEC) IP核产品
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )在摩纳哥格里马尔迪会议中心举行的 2012 年 WDM 和下一代光网络大会上宣布推出前向纠错 (FEC) IP 核的延伸系列。该系列产品包括 GFEC、eFEC 和高增益 FEC(xFEC)解决方案,用于控制信号传输错误,延长传输距离,同时减少路线上再生器数量,从而有助于降低网络运营商的运营支出和资本支出。

WCDMA系统基带处理的DSP FPGA实现方案

随着Internet的迅猛发展和各种无线业务需求的增加,目前以承载单一话音业务为主的无线通信网已经越来越不适应人们的需要,所以,以大容量、高数据率和承载多媒体业务为目的的第三代移动通信系统(IMT-2000)成为无线通信的发展方向。码分多址(CDMA)技术凭借其良好的抗噪性、保密性和低功率等优点成为第三代移动通信中最主要的多址接入技术。

一种基于赛灵思FPGA的UART电路实现

1 引 言
UART 即通用异步收发器,他广泛使用串行数据传输协议。UART 功能包括微处理器接口、用于数据传输的缓冲器(Buffer)、帧产生、奇偶校验、并串转换,用于数据接收的缓冲器、帧产生、奇偶校验、串并转换等。UART的特点是一个字符接一个字符传输,并且传送一个字符总是以起始位开始,以停止位结束,字符之间没有固定的时间间隔要求。每一个字符的前面都有一位起始位(低电平,逻辑值0) , 字符本身由5~ 8 位数据位组成,接着字符后面是一位校验位,最后是停止位(1 位,或1 位半,或2位) , 停止位后面是不定长度的空闲位。停止位和空闲位都规定高电平(逻辑值1) , 这样可以保证起始位开始处有一个下降沿。在一般的使用中往往不需要使用完整的UART功能,比如对于多串口的设备或需要加密通讯的场合使用UART 就不是最合适的。如果设计上用到FPGA ?CPLD器件,那么就可以将所需要的UART 功能集成到FPGA内部,从而使整个设计更加紧凑、稳定、可靠。分析UART的结构,UART 主要由数据总线接口、控制逻辑和状态接口、波特率发生器、发送和接收等部分组成。在本设计中,固定数据帧格式为: 开始位(1 b 低电平)、8 位数据位、偶校验、停止位(1 b 高电平) , 波特率可调。

同步内容