连接

赛灵思连接功能解决方案使得您能够在串行应用 - 主流应用直至超高端应用 - 领域内迅速实现定制终端产品系统,并且为应用设计提供宝贵优势。赛灵思致力于通过其目标设计平台提供连接功能开发工具、方法、IP 和技术支持。面向连接功能的目标设计平台将这些元素带入了产品化解决方案,为有经验的用户加快了开发速度,并且为新用户简化了 FPGA 应用。

菜鸟5小时速成FPGA PCIE设计高手教程

菜鸟5小时速成FPGA PCIE设计高手教程菜鸟5小时速成FPGA PCIE设计高手教程近年来,随着FPGA日益强大,许多高速设计开始采用FPGA实现高速串行协议PCIE等等研发产品需从多方面考虑,单片FPGA 方案越来越多的应用在各种产品的研发中。如果确定需要使用FPGA 的PCIe 方案,而此时对这一流程比较迷茫,那这篇指南能对您有所帮助。 本指南介绍了PCIE协议的基本原理、用FPGA实现PCIE的器件选型、仿真环境搭建、驱动编写、调试技巧等等。是一本非常不错的PCIE初学者教程!
了解更多相关信息,请点击“实用设计资料下载中心”tag。

Spartan-3E 与Spartan-3A 延伸系列器件用于众多在速度高达666 Mbps 时需要7:1 串行化的应用中。本应用指南主要介绍在需要4 位或5 位传输数据总线位宽、操作速度高达每线666 Mbps、转发时钟为比特率的七分之一的应用中使用的Spartan-3E/3A 器件。此类接口通常用于平板显示器和汽车应用。

由Spartan-3、Spartan-3E 与Spartan-3A 延伸器件组成的Spartan®-3 系列支持异常强大、灵活的I/O 功能集,因此它们能够轻松满足大多数应用的信号需求。您可以对这些系列的I/O 引脚进行编程,以适应众多不同的单端信号标准。

用于高速串行I/O 的动态可编程DRU

当今的多业务光网络要求收发器必须能够适应广泛的输入数据速率。高速串行I/O 具有内在的数据速率处理下限,可以防止轻易连接到低速客户信号。Paolo Novellini 与Giovanni Guasti 在本应用指南中介绍的非整数数据恢复单元(NI-DRU) 由查找表(LUT) 和触发器组成,特别适用于Virtex-5 LXT、SXT、TXT 与FXT 平台中的RocketIO™ GTP 与GTX 收发器。NI-DRU 可以让数据速率下限降低到0 Mbps,同时把上限提高到1250 Mbps,从而使嵌入式高速收发器成为真正多速率串行接口的理想解决方案。

三倍速率串行数字接口(SDI)支持SMPTE SD-SD、HD-SDI 和 3G-SDI标准,在专业广播视频设备中得到广泛应用。广播工作室和视频制作中心用它来传输未压缩数字视频和嵌入式辅助数据,如多路音频通道。Spartan-6 FPGA GTP收发器非常适合于实现三倍速率SDI接收器和发射器,在低成本设备上提供出色性能和高度可靠性。 在本应用指南中,Tidwell描述了Spartan-6设备中GTP收发器所用的三倍速率SDI接收器和发射器的参考设计。

FPGA领头羊赛灵思公司再次面向中国大陆招聘工程师,欢迎报名应聘!赛灵思多次入选全球最佳雇主,有很好的薪酬体系,而且注重员工个人素质培养,多年来,人员稳定,流动性不大,可见公司很不错,而且FPGA大有前景,适合看好这个领域的朋友发展,欢迎应聘哦!

为了满足日益增长的带宽需求,通信设备厂商正在构建40G、100G的系统,并希望在尽可能少地改变现有基础设施的情况下推出新一代400G系统。他们希望更多与光学模块相连的可编程平台和半导体芯片在功能与性能方面得到进一步提升,以使带宽容量增加一倍,并保持功率密度不变,并降低成本。本次在线座谈详细将为您介绍构建符合光学标准的40G/100G和400G系统串行接口的有关设计要求,包括架构、电路技术和系统级方面的考虑事项)。

便携式超声系统中最关键的接口瓶颈是 AFE 到波束形成器的接口,我们在此需要大量I/O 与并行 DAC 和 LVDS ADC 接口相连。设计工程师很难在不对信号完整性造成任何影响的情况下确保所有通道上的时序都能精确匹配。《XAPP1071:采用串行 LVDS 接口将 Virtex-6 FPGA 连接至 ADC,用并行 LVDS 接口将 Virtex-6 FPGA 连接至 DAC》对 ADC 和 DAC 接口的设计流程进行介绍了。该应用指南提供了完整的参考设计,同时对具有多种时序波形的每个模块进行阐述,而且还为简化设计人员工作提供了大量指导方案与建议。

如欲参阅更多相关应用指南,敬请访问:
http://www.xilinx.com/support/documentation/anbusinterfaceio_lvds.htm

通过成功验证赛灵思 Virtex-6 HXT FPGA 与 Avago SFP+ 及 QSFP+ 光学模块之间的互操作性,为设计师提供成熟的解决方案
Avago Technologies (Nasdaq: AVGO) 和赛灵思有限公司 (Nasdaq: XLNX),今日宣布完成 Xilinx® Virtex®-6 HXT FPGA 与 Avago SFP+ 和 QSFP+ 光收发模块的互操作性测试。此项测试采用 Avago 的光纤接口以及具有市场尖端水平的收发器抖动性能的 Virtex-6 HXT FPGA,充分鉴定了 10 千兆和 40 千兆以太网端口的设计方案以及互操作性。

赛灵思Virtex-6官方培训资料

这是赛灵思官方培训资料,介绍了Virtex-6集成的PCIE模块的特点,介绍了 Virtex-6 PCIe Gen 2 Endpoint Block 设计和验证工具,还介绍了 Virtex-6 integrated block for PCIe的基本架构,以及用什么工具来设计Virtex-6 PCIe Gen 2 Endpoint。

同步内容