低功耗

为了成功满足需要,赛灵思提供了完整的解决方案,包括功耗估计器和分析器、功耗驱动实现工具算法以及各种功耗相关技术文档。在这些页面中,您能够找到实用信息和 FPGA 开发周期内任何阶段都适用的资料。

Xilinx高级副总裁汤立人先生自豪地展示半导体产业首款20nm产品,同时也是可编程逻辑器件(PLD)产业首款20nm All Programmable 产品

现已提供有关Kintex中端和Virtex高端20nm UltraScale系列的详细器件选型表、产品技术文档、设计工具及方法支持
All Programmable FPGA、SoC和3D IC的全球领先企业赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出其20nm All Programmable UltraScale™产品系列,并提供相关产品技术文档和Vivado®设计套件支持。继2013年11月初发货业界首款20nm芯片后,赛灵思继续积极推动其UltraScale器件的发货进程。这些器件采用业界唯一的ASIC级可编程架构以及Vivado ASIC增强型设计套件和UltraFast™设计方法,可提供媲美ASIC级的性能优势。

赛灵思公布20nm产品系列赛灵思公布20nm产品系列下一代FPGA及第二代SoC和3D IC将与Vivado设计套件“协同优化”,为行业提供最具吸引力的ASIC和ASSP可编程替代方案
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布其20nm产品系列发展战略,包括下一代8系列All Programmable FPGA以及第二代3D IC和SoC。20nm产品系列建立在业经验证的28nm技术突破之上,在系统性能、功耗和可编程系统集成方面领先竞争企业整整一代。通过与赛灵思Vivado设计套件针对最高生产力和结果质量的协同优化, 20nm产品系列将能够满足广泛的下一代各种系统的要求,为行业提供比以往任何时候都更具吸引力的ASIC和ASSP可编程替代方案。

安富利谈授权分销商的经营之道

安富利电子元件中国区域总裁傅锦祥安富利电子元件中国区域总裁傅锦祥作者 张国斌
当前,半导体市场波动日益加剧,导致元器件供应链常常处于非正常的波动状态,作为半导体产业链中重要一环,授权分销商如何服务上下游?如何提升服务质量帮助原厂降低风险?如何帮助系统客户加速设计?近日,安富利电子元件中国区域总裁傅锦祥与安富利电子元件亚洲市场总监林铿接受了电子创新网的采访,分享了安富利的经营之道。

Xilinx Vivado Design Suite 2012.2

Xilinx Vivado™ Design Suite  2012.2 现已面向所有质保期内的 ISE® Design Suite 客户推出。
全新的工具套件能大幅改进设计生产力和质量,帮助设计人员以更快速度用 28nm 系列赛灵思 All Programmable 器件创建更出色的系统;
与全新一代的系统到IC工具紧密集成在一起,全部基于共享型可扩展数据模型和通用调试环境的骨干构架;
Vivado 高层次综合 (HLS) 随 Vivado System Edition 推出,能快速探索复杂算法的不同实现架构,支持 C、C++ 或 System C 代码到 RTL 的组合。

目前越来越多的家用电器从低速的拨号上网向宽带互联网接入或互联网协议电视(IPTV)转移,尤其是IPTV有望在中国获得快速的发展。

本演示展现了 Kintex-7 FPGA 连接 DDR3 存储器的接口功能。从演示中可以看出将高性能1600 Mbps DDR3 设计移植到硬件平台上是多么简单。有关示例目前已经发布。这些功能使用户能够快速启动 FPGA 设计中的 DDR3 部分,以加快整体产品上市进程。这里给出的参考设计是标准的 IP 核,可通过存储器接口生成器 (MIG) IP 核免费提供。该参考设计已导入 Kintex-7 KC705 平台。本演示还采用了 ChipScope™ 分析器软件来展示接口和 DDR3 控制器的功能。该软件可以测试并验证 DDR3 接口以 1600 Mbps 的速度在Kintex-7 FPGA 开发套件 KC705 板上的 FPGA 和 DDR3 64 位 SODIMM 之间运行时的接口功能。

视频: 赛灵思KC705评估套件功耗优势演示

赛灵思通过降低静态、动态和 I/O 功耗,并对工艺本身乃至 ISE® 设计套件工具等所有元素进行优化,使 28nm 工艺技术实现了前所未有的节电效果。赛灵思与其代工合作伙伴台积电共同开发出的 HPL(高性能/低功耗)工艺技术可应用于所有 7 系列 FPGA 和Zynq™ EPP 系列产品。HPL 工艺使赛灵思能够在不影响性能的前提下将 FPGA 的静态功耗降低到同类竞争产品的 一半。除了工艺创新外,赛灵思还在 I/O 中增加了动态关闭功能,可减少存储器接口的直流电流用电浪费。该演示说明了如何利用 ISE 工具的智能时钟和逻辑门控功能来降低动态功耗。该工具的这种简单开关能够利用局部和全局使能功能来断开不必要的切换以降低动态功耗,从而可以降低整体功耗。

现有FPGA和系统级要求导致对浮点运算的需求变得越来越普遍。此视频演示了System Generator for DSP是如何为用户提供一个功能强大的设计流程来实现位与周期准确的,单/双/定制精度浮点运算的。

设计人员可迅速判断赛灵思 28nm 7 系列 FPGA 的低功耗优势
全球可编程平台领导厂商赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天针对 iPhone 推出便携功耗估算器 (Pocket Power Estimator,PPE) 应用程序。对于那些将 iPhone 视为与电脑同等重要的办公工具的设计人员来说,现在有了一个更为快速简便的方法来判断赛灵思28nm 7 系列现场可编程门阵列 (FPGA) 的功耗。为苹果 iPhone 量身定制的新型便携功耗估算器 (PPE) 应用程序可以让设计人员随时查看赛灵思28nm 可编程平台如何在实现系统最低功耗方面全面超越其它竞争产品。设计人员即日起即可从苹果应用商店(Apple App Store)下载 PPE程序,使用该应用对各种假设情况迅速方便地进行探索,并能立即获得与竞争产品在功耗方面的对比信息。如需进行更加复杂和细致的功耗分析,设计人员可进一步使用 ISE® 设计套件 (ISE Design Suite) 中的 XPower Estimator (XPE) 和 XPower Analyzer (XPA) 工具。

这本全新白皮书由Jameel Hussein、Matt Klein和 Michael Hartwhich撰写,讨论了有关Xilinx® 28-nm 7系列FPGA的数个功耗方面的问题,该系列所包括的TSMC 28nm high-k绝缘层 金属栅极(HKMG)是高性能、低功耗(HPL)运算的最佳选择。 书中描述了28nm HPL运算在功耗方面的诸多益处及其在Xilinx整个产品系列中的有效应用,同时还探讨了架构创新,以及在静态功耗、动态功耗、I/O电压等方面诸多旨在降低功耗的特性。

同步内容