低功耗

为了成功满足需要,赛灵思提供了完整的解决方案,包括功耗估计器和分析器、功耗驱动实现工具算法以及各种功耗相关技术文档。在这些页面中,您能够找到实用信息和 FPGA 开发周期内任何阶段都适用的资料。

 日前,赛灵思(Xilinx)的PPE(XPower Estimator)推出了便携版,用户可利用iPhone、IPAD随时随地估算系统功耗及对比不同FPGA选型功耗,可直接在itunes里搜索并下载Xilinx PPE。详细信息请点击苹果官网:http://itunes.apple.com/app/xilinx-ppe/id449059602

主题:赛灵思 7 系列 FPGA 充分满足严格的功耗预算
时间:2011年8月10日上午10:00~12:00

赛灵思Kintex7系列已经供货赛灵思Kintex7系列已经供货本白皮书与Xilinx® 28nm 7 系列 FPGA功耗有关的几个问题,详细解释了TSMC 28nm 高K金属栅工艺技术(HKMG) 、高性能低功耗工艺制程,也介绍了赛灵思全系列FPGA 如何利用28 nmHPL 工艺制程实现架构创新,以及如何通过降低静态功耗、动态功耗和I/O功耗来降低功耗。通过阅读这本详细的白皮书,你可以了解到Xilinx® 7 系列 FPGA 如何将总功耗降低达 50% 以上!

视频: 赛灵思Kintex-7 与Virtex-6功耗大比拼

Kintex™-7 FPGA 是业界最早推出的28nmFPGA,相对前代 FPGA 而言,在性能提高的同时,将成本和功耗降低了一半,性价比提高了2 倍。Kintex-7 功耗能低到什么水平?这里由科通集团FPGA专家王春平亲自进行了演示,从演示中可以看出,与Virtex-6相比,Kintex-7 器件性能明显提升,同时功耗大幅度降低!本视频录制于6月16日赛灵思DSP深圳研讨会现场。

PlanAhead 软件可为创建和验证 Verilog 或 VHDL 中的 RTL 设计提供综合而完整的平台,如能够贯穿内核生成器 (CORE Generator) 集成的整个过程使用 Xilinx IP 目录。PlanAhead 包含 RTL 技术视图,在其中可快速浏览 RTL 资源,进而充分了解原理图、资源以及功耗估算情况。通过集成 XST 实现对综合流程的管理。PlanAhead 与 ISE 仿真器相集成,能够对 HDL 代码与 IP 以及各种设计状态进行行为和功能验证。此外,PlanAhead 还能够自动插入 ChipScope 调试内核,以更好地调试运行于器件之上的设计后实现比特流。

作为ASIC和ASSP的替代方案,FPGA让数字电子系统制造商能够加快新产品的面市步伐,提高产品差异化程度,同时还能降低成本和风险。由于元件选择和功耗管理技术对于成功实现系统设计具有越来越重要的作用,因此工程师越来越注重功耗问题。众多企业被迫降低资源需求,通过小投入来降低功耗。

赛灵思公司(Xilinx,Inc.)采用整体分析方法来保证系统设计者能够利用Virtex®-6和Spartan®-6 FPGA实现功耗优化的设计。IDS 12中引入了新型、基于软件的功耗优化策略。此次在线座谈中,我们将介绍影响FPGA功耗的因素和赛灵思为控制功耗所采取的工艺和器件架构策略。我们还会介绍能够让工程师轻松创建基于FPGA的设计的工具和软件选项,使其能够在严格的功耗预算内实现要求严苛的性能目标。

FPGA应用高潮到来,赛灵思加速中国智造

国正处在经济转型的道路上,中国的半导体也正处在由“制造”向“智造”转型的路上。赛灵思(Xilinx)全球高级副总裁亚太区执行总裁汤立人说,中国是接受先进FPGA技术最快的国家,利用赛灵思的先进FPGA技术,将加速中国向“智造”转变过程。

降低FPGA功耗的设计技巧

学会使用这些设计技巧和ISE功能分析工具来控制功耗
新一代 FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?很多设计抉择可以影响系统的功耗,这些抉择包括从显见的器件选择到细小的基于使用频率的状态机值的选择等。

为了更好地理解本文将要讨论的设计技巧为什么能够节省功耗,我们先对功耗做一个简单介绍。

功耗包含两个因素:动态功耗和静态功耗。动态功耗是指对器件内的容性负载充放电所需的功耗。它很大程度上取决于频率、电压和负载。这三个变量中的每个变量均在您的某种控制之下。

动态功耗 = 电容×电压2×频率

静态功耗是指由器件中所有晶体管的泄漏电流(源极到漏极以及栅极泄漏,常常集中为静止电流)引起的功耗,以及任何其他恒定功耗需求之和。泄漏电流很大程度上取决于结温和晶体管尺寸。
恒定功耗需求包括因终接(如上拉电阻)而造成的电流泄漏。没有多少措施可以采用来影响泄漏,但恒定功耗可以得到控制。

尽早考虑功耗

您在设计的早期阶段做出的功耗决定影响最大。决定采用什么元件对功耗具有重大意义,而在时钟上插入一个 BUFGMUX 则影响甚微。对功耗的考虑越早越好。

为感谢各位朋友对赛灵思中文社区的支持,从即日期,中文社区将启动“积分有奖,争当社区年度达人”活动,欢迎大家积极参与,在交流技术分享心得的同时,赢取诱人奖品!

赛灵思公司亚太区市场及应用总监张宇清赛灵思(xilinx)的低功耗高性能FPGA会给3G产业带来什么新的变化?未来FPGA如何更深入地影响通信设备的开发?近日,由新浪科技携手TD技术论坛联合举行的TD-SCDMA厂商高层系列访谈举行,新浪科技特意邀请TD技术论坛代理秘书长时光先生作为本次系列访谈的主持人,对赛灵思公司亚太区市场及应用总监张宇清先生进行了访谈,以下为采访实录。

同步内容