UltraScale

Xilinx UltraScale™ 架构在完全可编程的架构中应用前沿 ASIC 技术,支持全面线路速率智能处理的每秒数百 Gb 级系统性能,将其扩展至 TB 乃至每秒万亿次性能水平。基于此 ASIC 级架构,Kintex® UltraScale 和 Virtex® UltraScale 器件进一步扩大了公司市场领先的 FPGA 和 3D IC 系列范围,并支持新一代更智能系统的全新高性能架构要求。UltraScale 产品系列不但可从 20 纳米平面扩展至 16 纳米 FinFET 乃至更高技术,同时还可从单片向 3D IC 扩展.

Xilinx Virtex UltraScale 30G GTY 收发器完全符合最具挑战且最应具备的数据中心以太网标准(100GBASE-CR4 和 100GBASE-KR4 电气标准)。如视频所演示,Xilinx 收发器通过其超乎想象的高速率时钟性能和完全的自适应均衡功能实现了这一目标。

视频: Xilinx@OFC2016:MoSys Bandwidth Engine3 性能演示

该视频由赛灵思联盟成员 MoSys 公司带来他们公司的 Bandwidth Engine 3 高速串行接口的智能存储器 IC 与赛灵思 Zynq UltraScale+ MPSoC 平台互联

视频演示了新兴的 B100G 标准的灵活性与可扩展性以及对现有 100G 标准的支持,这一切均得益于赛灵思的全可编程 UltraScale FPGA。视频同时还演示了赛灵思屡获殊荣的 VU190 器件上的 B100G 复用转发器方案,包括新的 OTUC2(200G) ITU 预标准和 OTUC4(400G) ITU 与标准。

视频: Xilinx@OFC2016:200G和300G FlexE传输方案演示

业界第一个在 FPGA 中采用 FlexE 实现的“灵活传输”方案可让客户在光通信中实现可变的速率。视频演示了赛灵思的 FlexE 方案,使用 Virtex UltraScale VU190 器件(内置 FelxE IP)与 Acacia AC400-U 固有转发模块连接,支持最高可达 400Gb/s 的可变传输速率。赛灵思 FlexE IP 现已开放早期客户许可。

又一个“行业第一”,该视频演示了赛灵思 16nm Virtex UltraScale+ FPGA 上集成的 100G 以太网 MAC 和RS-FEC 协同工作在极具挑战性的光互联和电气互联中传输数据的表现。高集成度在日益增长的 100G 以太网接口或高速背板应用中节约了逻辑分区,简化了实现和减少功耗。RS-FEC 允许通过矫正系统内在的错误来使用较便宜的多模光纤或铜互联和光模块。

PMP10630 参考设计是 Xilinx® Kintex® UltraScale™ XCKU040 FPGA 的完整高密度电源解决方案。此设计采用 SIMPLE SWITCHER® 模块与 LDO 的最佳组合,以 36 x 43 mm(1.4 x 1.7 英寸)的较小解决方案尺寸提供所有必要的电压轨。此设计包含为内核电压轨供电的 LMZ31704 LMZ3 系列模块以及三个 LMZ21700/1 Nano 系列模块。此设计使用 LM3880 序列发生器来管理正确的电源定序,此外还包含带 LP2998 DDR 终端稳压器的 DDR3 存储器电源。此参考设计接受 12V 直流输入电压,总输出功率为 6W。点击了解更多信息

特性

  • Xilinx® Kintex® UltraScale™ XCKU040 FPGA 的完整电源解决方案
  • 采用 SIMPLE SWITCHER® 电源模块,方便设计并可提供高密度
  • 通过 LM3880 实现简单灵活的电源定序
  • 该视频展示了一种新型的 400GE 标准,工作频率是 400Gb/s,采用业界首个 CFP8 光学模块。该方案来自赛灵思公司的采用 400GE MAC 预标准以及 PCS IP 的 Virtex UltraScale VU190 器件与 Finisar 400GE CFP8 光模块原型。

     连接您的服务器与架顶式交换机的方式中,与采用传统光学连接相比,铜线兼具成本及功耗优化的优势。您是否对采用更具成本效益的 25G 铜线连接更感兴趣? 以下视频我们将通过一个具体事例,向您展示 UltraScale™ 收发器技术的一个重要突破,该技术的突破可以让铜线互连符合 IEEE 规范,为您带来巨大的商机。

      本视频特别介绍了基于 Virtex® UltraScale FPGA 的成本及功耗优化型铜线互连解决方案。同时,该视频重点介绍了 Virtex UltraScale 30G 收发器的强大功能,其可实现:

  • 针对 100GBase-CR4 与 100GBase-KR4 的合规性;
  • 长达 5 米铜线的可靠连接;
  • 无与伦比的信号质量及自适应均衡。
  • 【中文字幕视频】:面向数据中心,符合 25Gb 铜互联规范的 Virtex UltraScale 方案

    Kintex UltraScale+ FPGA 数据手册更新了!

    Kintex UltraScale+ FPGA 产品系列 基于 16nm FinFET+ 工艺技术而打造, 此次数据手册的大幅扩展主要体现在DC 和 AC 转换功能上。 赶紧点击链接下载最新数据手册吧: http://www.xilinx.com/support/documentation/data_sheets/ds922-kintex-ultrascale-plus.pdf

    作者:Glenn Steiner,Xilinx

    早期嵌入式处理系统通常由一个微控制器和一系列外设构成。这些系统通常用来完成获取少量数据、处理数据、做出决策、基于决策结果输出信息等工作。在某些情况下会实现简单的人机交互接口如读取键盘并显示结果。处理需求、同时产生需求,以现在的标准来看似乎微不足道。现代嵌入式系统通常需要处理和分析十亿字节级的海量数据,而且常常在确定性和低延时运算上还有一些额外要求。许多应用还要求系统在满足相关行业标准的同时可靠符合可靠性和安全性要求。

    目前,似乎还不可能在单一处理器上同时满足处理高带宽数据、执行系统应用程序、响应实时请求并满足行业安全标准。然而,多核异构芯片却可以实现这些功能。这样的设备具有多个处理单元,每一个单元都有能力负责处理一个或多个前述需求,我们称这样的设备为异构处理系统。

    1 什么是异构多处理呢?
    一个异构多处理系统由不同类型的多个单核心或多核心处理器构成,异构多核处理系统最简单的形式是由一个多核处理器和GPU组成。然而,现代科技让一颗芯片上的异构多处理系统包含以下模块:
    ①多核应用处理器(Multicore Applications Processors);

    同步内容