Virtex-4

汇集赛灵思公司Virtex-4 FPGA器件介绍和应用开发资讯,帮助本土工程师加速设计创新。

作者:清风流云

背景:
快速傅里叶变换(FFT)在雷达、通信和电子对抗等领域有广泛应用。近年来随着现场可编程门阵列(FPGA)的飞速发展,与DSP技术相比,由于其并行信号处理结构,使得FPGA能够很好地适用于高速信号处理系统,但是,由于Altera等公司研制的FFT IP核,价钱昂贵,不适合大规模应用,在特定领域中,设计适合于自己领域需要的FFT处理器是较为实际的选择,下面将关注一些关于流水级FFT处理器的一些最新发展。

SDF FFT Core → FPGA DSP slice:

信道化接收机的结构优化和实现

作者:罗义军1,陆冬冬1,李 勤2 2016年电子技术应用第1期

摘 要: 为了减少信道化接收机的资源消耗,对低通滤波器组实现信道化接收机的结构进行了研究。在前人将HB滤波器和FIR滤波器设计为多通道并采用时分复用方法的基础上,将NCO和CIC滤波器也做了同样处理,并在FPGA上分别实现了优化前后的两种结构,通过硬件资源消耗情况的对比,验证了此方法的有效性。在输入数据为单一频率正弦波的情况下,将信道化的结果导入Matlab进行分析,验证了此方法的正确性。

0 引言

宽带单载波频域均衡系统设计与FPGA实现

作者:杨 刚,李 莹,张小飞,徐大专
(南京航空航天大学 电子信息工程学院,江苏 南京210016)

摘 要:单载波频域均衡(SC-FDE)是数字通信中克服多径衰落的有效技术。宽带通信系统中应用单载波频域均衡系统设计,实现137.5 MHz 载波下27.5 Mbps 的码元传输速率。同时在系统中添加1/2 码率卷积码与(239,223)里德-所罗门(RS)码的级联信道纠错编码,提高系统的可靠性。完成单载波频域均衡系统设计,分析设计系统的关键技术,最终在现场可编程门阵列硬件平台上进行系统实现、调试和验证,完成系统实际误码率的测试。

FPGA助引力波与暗能量搜索一臂之力

FPGA助引力波与暗能量搜索一臂之力

作者:Steve Leibson,赛灵思《Xcell Daily》主编

一个南极多学科科学家小组最近窥到了宇宙大爆炸的余晖。3月17日该小组宣布BICEP2试验在宇宙微波背景辐射(CMB)的B模偏振中找到了引力波的第一个证据。

目前科学家们在寻找另一个印迹:CMB微波光子微弱偏振螺旋中记录的引力波证据。找到这些螺旋有望证实大爆炸理论的暴胀观点 – 其认为在宇宙出生1皮秒之前曾经以比光速快得多的速度膨胀。理论上,这种超光速(比光速更快)宇宙暴胀会产生引力波,其会在大爆炸所产生的光子的偏振中打上烙印。

作者:Steve Leibson, 赛灵思战略营销与业务规划总监
3月17日,一个多学科小组的科学家们宣布在南极的BICEP2实验致力于宇宙大爆炸的印证,并已经在150GHz宇宙微波本底辐射的B型偏振中收集到了重力波的第一个证据。氦实验中用到的氦冷却超导焦平面微波传感器是一个由512个天线耦合的过渡边缘传感器(TES)测辐射热计组成的阵列,这些传感器是由JPL(喷气推进实验室)的微型器件实验室制造的。槽状的微波天线通过超导带状线和测辐射热计耦合在一起,每一个微型测辐射热计把耦合微波的能量转换为热能,并最终体现为电阻值的变化。BICEP2实验中的TES测辐射热计被配置为具有256个偏振敏感点。

基于FPGA和以太网接口的光栅解调应用

摘要: 光纤光栅的传感信息是采用波长编码的方式进行的,解调的关键就是把传感信息从波长编码中完整地解调出来。文中介绍的光栅解调系统采用F - P 滤波器对ASE 光源进行扫描; 采用FPGA 作为控制核心; 采用DM9000A 完成网络接口设计,在FPGA 内部实现了对光栅传感信号质心解调算法的程序设计和以太网接口控制程序的设计,FPGA 具有多通道高速同步解算的能力,在对F - P 滤波器500 Hz 的扫描速率下,很好地实现了光纤光栅波长的同步实时解算。解调系统的解调精度可达到2 pm 左右。

0 引言
各类光纤光栅传感器中,准分布式光纤Bragg 光栅( FBG) 传器阵列应用最为广泛,其特点主要在于以反射光中心波长( Bragg 波长) 为测量量,不受光源功率波动、光纤微弯效应及耦合损耗等因素的影响。光纤布拉格光栅作为波长调制型传感器,将被测信息转化为布拉格光栅中心波长的移动,通过从测得的光信号中解调出中心波长漂移,就可实现对被测信息的测量。而目前对光栅波长随着外界被测物理量微小变化的检测,最常用的方法包括边缘滤波器法、可调谐滤波器法、以及基于可调谐半导体激光器或扫描光纤激光器的解调方法等,信号处理方法又包括直接比较法、质心法( 又叫功率加权法) 、高斯拟合法等,同时还有结合数字滤波的解调方法等[1]。设计一种基于以扫描光纤激光器设计的光栅传感系统,将信号用12 位A/D 采集模块采入计算机,通过高性能FPGA 可编程器件实现质心法信号处理,然后通过网口把解算结果输出到PC 机并加以显示。

基于FPGA 的LDPC 码编译码器联合设计

摘 要:该文通过对低密度校验(LDPC)码的编译码过程进行分析,提出了一种基于FPGA 的LDPC 码编译码器联合设计方法,该方法使编码器和译码器共用同一校验计算电路和复用相同的RAM 存储块,有效减少了硬件资源的消耗量。该方法适合于采用校验矩阵进行编码和译码的情况,不仅适用于全并行的编译码器结构,同时也适用于目前广泛采用的部分并行结构,且能够使用和积、最小和等多种译码算法。采用该方法对两组不同的LDPC 码进行部分并行结构的编译码器联合设计,在Xilinx XC4VLX80 FPGA 上的实现结果表明,设计得到的编码器和译码器可并行工作,且仅占用略多于单个译码器的硬件资源,提出的设计方法能够在不降低吞吐量的同时有效减少系统对硬件资源的需求。

 摘 要: 把现场采集的海量数据可靠地传到远程的服务器上是论文的任务。在Xilinx FPGA 上用Pow erPC 硬核、内存控制器和千兆网IP 核构建SOPC 系统。在Pow erPC405 上移植嵌入式Linux 操作系统, 实现了嵌入式千兆网数据传输。通过编程测试得出网络传输性能和数据包大小的关系。此外, 设计了用户自定义接口逻辑IP 核, 以便能和采集模块高速通信并缓存。该系统的优点是体积小、数据带宽高、可靠, 结果表明符合项目的要求。 中国散裂中子源实验的简图如图1 所示, 其原理是把中子束打在被测样品( 例如新药品或机翼材料)上, 探测被反射的中子位置就能计算出样品的内部结构图像, 其特点如下: A/ D 采集通道多, 每个通道的数据带宽高, 且需要把现场采集的数据传到远程服务器上。因此, 要求数据传输模块既要成本低、微型化、具备网络功能, 也要数据带宽高。[[wysiwyg_imageupload:1326:]]   

导弹主要依靠制导系统进行制导,完成从发射到命中目标的全过程。制导系统一般利用地面制导雷达或弹载导引头对目标进行探测、参数计算、控制指令形成与传输、程序控制和伺服控制等。雷达导引头是建立在雷达、自动控制、制导、微型计算机、精密机械、微电子、小型化和可靠性能多项专门技术基础上的一种复杂制导设备。各国尤其是先进国家都十分重视雷达导引头的研制及其相关技术的研究,从而将智能化、高命中率、高摧毁概率的导弹武器的研制应用推向新阶段。

目前越来越多的家用电器从低速的拨号上网向宽带互联网接入或互联网协议电视(IPTV)转移,尤其是IPTV有望在中国获得快速的发展。

同步内容