Virtex-7

Virtex-7是采用赛灵思28nm HKMG 高性能低功耗 (HPL) 工艺制程的FPGA,超高端Virtex-7 系列树立了全新的业界性能基准,与Virtex-6 器件相比,系统性能提高一倍,功耗降低一半,信号处理能力提升1.8 倍,I/O 带宽提升 1.6 倍,存储器带宽提升 2 倍。

基于FPGA的DDR3 SDRAM控制器用户接口设计

作者:丁宁 马游春 秦丽 韩帅 中北大学电子测试国家重点实验室,仪器科学与动态测试教育部重点实验室,太原030051)

摘要:为了满足高速图像数据采集系统中对高带宽和大容量的要求,利用Virtex-7 系列FPGA 外接DDR3 SDRAM 的设计方法,提出了一种基于Verilog-HDL 语言的DDR3 SDRAM 控制器用户接口设计方案。该控制器用户接口已经在Xilinx 公司的VC707 开发板上通过了功能验证,并成功的被应用到高速图像数据采集系统中。含有该用户接口的控制器具有比一般的控制器接口带宽利用率高、可移植性强和成本低的优点,可以根据设计人员的需要被灵活地应用到不同的工程。

随着现代科学技术的高速发展,在工业生产和科学研究上,如卫星通信、高速图像处理等领域,普遍存在对数据进行高速大容量、实时性强和高带宽的处理要求[1,2]。高速数据采集系统作为各个系统中比较核心的部分,对数据处理的速度、实时性、稳定性以及功耗等要求都越来越高。

ADI公司演示了其在Fidus模数转换FMC卡上两个AD9625 2.5Gsps转换器与赛灵思VC707评估板之间通过16路JESD204B通道进行交错的演示(运行在6.5 Gbps)。交错是在Virtex-7 FPGA逻辑中进行的。

另外,视频还展示了智能驱动器套件上的先进磁场定向控制(FOC)马达控制方案。充分利用了ADI AD-FMCMOTCON1-EBZ完整马达驱动系统与ZedBoard的优势(ARM跑Linux,FPGA负责运行马达控制算法)。

Synopsys公司发布了新DesignWare 混合IP原型工具包,其集成了基于ARMv8基础平台的虚拟开发工具包(VDK)和DesignWare IP原型工具包。

混合IP原型工具包为软件工程师提供了随时可用的解决方案,其可以帮助加速对使用big.LITTLE配置的ARM Cortex-A57Cortex-A53处理器内核的软件开发、验证、代码移植、软件调试和优化。

赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布将参加2015 OpenPOWER™基金会中国峰会,携手全球领导企业一起加速基于IBM POWER技术的协同创新。作为OpenPOWER基金会的一员,赛灵思面向基于CAPI的高性能电源系统解决方案不断推出FPGA加速技术,用以加速大数据、Hadoop、机器学习、生物信息学、网络和云存储等应用。本次活动中,赛灵思将与杰出的行业用户及合作伙伴一起,进一步推动OpenPOWER技术在中国的生态系统建设与发展。如需了解更多详情,请于2015年6月10日在北京香格里拉酒店举办的2015 OpenPOWER基金会(中国)峰会上访问赛灵思展台。

赛灵思在2015OpenPOWER峰会上的主题演讲

“对采用POWER8 CAPI和赛灵思FPGA加速器的高效计算的关键工作负载研究”。王立峰,赛灵思有线系统架构师

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

以下是来自OFC 2015的一段2分半钟的视频,该视频展示了用在CS605x评估系统的使用Cortina 100G FEC芯片的OTN互操作上的Xelic 100G Staircase EFEC IP核,该系统由JDSI测试仪进行监控。

4DSP白皮书 — 可提高波束形成性能的FPGA

本文 (PDF) 介绍 Xilinx 与高性能模拟收发器相结合的 Virtex-7 等 FPGA 怎么会是无线电信与 RADAR 应用中波束形成的理想选择。FPGA 不仅可提高算法性能,而且还可降低功耗,因为可执行自适应波束形成过程中使用的高并行浮点运算。

Aldec  HES-7 (HES7XV12000BP)  FLG1925 封装中包含 6  Xilinx Virtex-7 2000T FPGA,每款电路板可提供多达 7200 万个 ASIC 门的容量。

Northwest Logic提供MRAM控制器 IP

Northwest Logic 的高性能 MRAM 控制器内核一直通过 Xilinx Virtex®-7 FPGA 平台上的Everspin EMD3D064M ST-MRAM 验证,现已用于需要低时延和使用 MRAM 技术实现高内存吞吐量的设计。了解更多 »

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

IBM POWER8服务器上集成了CAPI(Coherent Accelerator Processor Interface)一致性加速接口,方案架构师可以将定制的加速引擎通过该接口连接到POWER8的多核处理器上,从而提升系统性能。这提供了一种简单的编程范式,此外他所提供的性能远远超出了当下基于的I / O连接的加速引擎。Convey Computer在美国硅谷的开源电源峰会上发布了Eagle PCIe协处理器板的CAPI开发工具包。该Eagle PCIe协处理器集成了赛灵思的Virtex-7 980T FPGA,拥有大量的板上内存(16或32 GB,CAPI开发工具包包含16G字节)。主板功耗只有75W。

北京亚科鸿禹电子有限公司在北京发布一款针对2K/4K超高清视频验证的原型验证开发平台-VeriTiger-M2000T。此平台作为亚科鸿禹”All-In-One”家族的最新成员,主要为广大的视音频SOC/IP的硬件/软件验证客户提供完整的解决方案。能够有效地帮助客户减少开发成本,规避开发风险,通过并行的软件/硬件联合调试方案加速客户的产品上市时间。通过创新的电源/功能堆叠结构,可以有效地提升系统原型能力,可靠性和易用性。

VeriTiger-M2000T基于单颗Xilinx V7 系列的XC7V2000T FPGA 芯片,为客户提供20M的ASIC验证容量。配合HyperSilicon的软件调试助手-ProtoWizard-M2000T.可以为用户提供如下的原型验证体验:
 多格式的快速下载方式-JTAG,USB,SD卡,以太网
 可以通过以太网实现远程系统配置,系统重启
 可以实现时钟配置,时钟源管理和板载可编程时钟的时钟保存,时钟回读功能
 可以实现FPGA Bank Power的软件配置,工作过程中的数值回读
 可以实现板级I/O的快速自动检测,自动分配
 可以快速对板级功能进行自动测试,输出打印测试结果
 监控系统板电压,电流,温度。当监控值超出预设值时,自动报警

同步内容