Virtex-7

Virtex-7是采用赛灵思28nm HKMG 高性能低功耗 (HPL) 工艺制程的FPGA,超高端Virtex-7 系列树立了全新的业界性能基准,与Virtex-6 器件相比,系统性能提高一倍,功耗降低一半,信号处理能力提升1.8 倍,I/O 带宽提升 1.6 倍,存储器带宽提升 2 倍。

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

IBM POWER8服务器上集成了CAPI(Coherent Accelerator Processor Interface)一致性加速接口,方案架构师可以将定制的加速引擎通过该接口连接到POWER8的多核处理器上,从而提升系统性能。这提供了一种简单的编程范式,此外他所提供的性能远远超出了当下基于的I / O连接的加速引擎。Convey Computer在美国硅谷的开源电源峰会上发布了Eagle PCIe协处理器板的CAPI开发工具包。该Eagle PCIe协处理器集成了赛灵思的Virtex-7 980T FPGA,拥有大量的板上内存(16或32 GB,CAPI开发工具包包含16G字节)。主板功耗只有75W。

北京亚科鸿禹电子有限公司在北京发布一款针对2K/4K超高清视频验证的原型验证开发平台-VeriTiger-M2000T。此平台作为亚科鸿禹”All-In-One”家族的最新成员,主要为广大的视音频SOC/IP的硬件/软件验证客户提供完整的解决方案。能够有效地帮助客户减少开发成本,规避开发风险,通过并行的软件/硬件联合调试方案加速客户的产品上市时间。通过创新的电源/功能堆叠结构,可以有效地提升系统原型能力,可靠性和易用性。

VeriTiger-M2000T基于单颗Xilinx V7 系列的XC7V2000T FPGA 芯片,为客户提供20M的ASIC验证容量。配合HyperSilicon的软件调试助手-ProtoWizard-M2000T.可以为用户提供如下的原型验证体验:
 多格式的快速下载方式-JTAG,USB,SD卡,以太网
 可以通过以太网实现远程系统配置,系统重启
 可以实现时钟配置,时钟源管理和板载可编程时钟的时钟保存,时钟回读功能
 可以实现FPGA Bank Power的软件配置,工作过程中的数值回读
 可以实现板级I/O的快速自动检测,自动分配
 可以快速对板级功能进行自动测试,输出打印测试结果
 监控系统板电压,电流,温度。当监控值超出预设值时,自动报警

作为面向系统和专用集成电路(ASIC)设计提供混合硬件描述语言(HDL)模拟和硬件辅助验证解决方案的先行者,Aldec, Inc.今日发布了业界最大的、面向系统级芯片(SoC)和ASIC设计的现成Xilinx® Virtex®-7样机系统,其ASIC容量最高可达2.88亿门。最新板卡HES-7™ (HES7VX12000BP)包括FLG1925套件中的6个Xilinx Virtex-7 2000T FPGA,每块板卡可实现高达7200万门的ASIC容量,再加上三块附加板卡,现场可编程门阵列(FPGA)样机系统的ASIC容量可借助Aldec底板(HES7-BPx4)扩展到2.88亿门。

Aldec硬件产品部总经理Zibi Zalewski表示:“我们非常高兴扩展HES-7系列。我们开发了配备双Virtex-7 2000T板卡的基于底板的样机架构,提供了扩展到8个现场可编程门阵列(FPGA)的能力。今天我们发布的最新板卡是一个最大的可以立即启用的成品Virtex-7样机板卡,其中每块板卡配备6个FPGA,并且借助底板配置可配备多达24个FPGA,从而满足最大的SoC项目所需的容量、互联性和扩展能力。”

过去几十年来,软件在测试和测量系统中的作用发生了巨大变化。 如今,软件已经成为现代高性能测量系统最关键的核心技术,因为软件是能够简化这些系统日益增长的复杂性的唯一方式。 然而,仅仅在计算机处理器上运行软件是不够的。 如果工程师无法使用软件来定义和设计仪器的行为,是无法实现最具挑战性的应用。 这种开发软件设计的仪器的能力正是RF仪器行业,更广义来说是测试测量行业革命的核心所在。

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

NEC公司即将把Xilinx Virtex-7 FPGA应用于iPASOLINK AOR(所有户外射频)毫米波无线回程系统的E-band频段70-80GHz)版本。这些新系统提高了其性能并减少了其尺寸。NEC移动无线解决方案部副总经理Atsushi Noro指出:“Virtex-7器件有助于我们缩短开发时间,同时提高iPASOLINK的移动回程数据传输速率。”E-band频段通信在世界范围内可以很容易地获得许可。E-band频段无线回程系统将变得越来越普及,因为其在长达几千米的距离上拥有可靠的和高速的数据链路。这是使用光纤和其他有线接入回程网络传输无法达到的,或者说是不经济的。

SingleE V7 Logic Module

作者:Steve Leibson, 赛灵思战略营销与业务规划总监
FPGA是开发新IP、算法和整个ASIC原型的很好的目标平台。S2C刚刚发布最新的原型平台,基于赛灵思 Virtex-7 2000T 3D FPGA的 SingleE V7 Logic Module 。它尺寸为260mm x 170mm,有以下特性:

  • 8个高速接口,960个I/O
  • 可访问70多张子卡库,快速创建原型目标
  • 板载DDR3 SO-DIMM套,扩展至8GB内存,运行速度每秒1600MB
  • 通过以太网和USB对可编程时钟产生、设计重置、虚拟I/O和开关、I/O电压设置以及电压/电流/温度的监控和硬件状态进行远程控制管理
  • 单个PC可以管理多个SingleE V7 Logic Module
  • S2C 公司展示的是基于Virtex-7 2000T 和Zynq的AXI-4原型验证套件。 该套件是为开发基于 ARM 的设备和应用程序的工程师设计的。

    Xilinx亚太区渠道销售总监林世兆先生参加在CSIA-ICCAD 2014并参观相关合作伙伴的及客户的展位。图为其参观业界领先的FPGA快速验证解决方案提供商S2C 的展位。

    Xilinx亚太区渠道销售总监林世兆先生参加在CSIA-ICCAD 2014并参观相关合作伙伴的及客户的展位。图为其参观业界领先的FPGA快速验证解决方案提供商S2C 的展位。

    10月份,Intilop宣布一个TCP硬件加速器(TCP卸载引擎或TOE)能够处理16 k并发TCP通信。Intilop的TCP加速器是可用于阿尔法数据ADM-PCIE-7V3卡进行预移植和测试,这是我在新奥尔良市的SC14的赛灵思展台那里看到的。这个阿尔法数据 ADM-PCIE-7V3卡是基于赛灵思 Virtex-7 VX690T FPGA

    作者:Steve Leibson, 赛灵思战略营销与业务规划总监

     Intilop 刚刚发布了一种可用的TCP硬件加速器(一种TCP减负引擎,简称TOE)——可以管理16K并行的TCP通信——将移植在Alpha Data ADM-PCIE-7V3 卡上进行测试,该卡使用了Xilinx 的Virtex-7 VX690T 型号的FPGA。

    基于Xilinx Virtex-7 VX690T  FPGA的Alpha Data ADM-PCIE-7V3 卡

    基于Xilinx Virtex-7 VX690T FPGA的Alpha Data ADM-PCIE-7V3 卡

    Napatech  NT4E2-4-PTP

    作者:Steve Leibson, 赛灵思战略营销与业务规划总监

    戴尔OEM解决方案现可提供4G和40G Napatech加速平台。它是由戴尔PowerEdge服务器和Napatech PCIe加速卡构成。前者配置了戴尔的PowerEdge R720 2 s / 2 u机架服务器,该服务器是基于Intel 的Xeon e5 - 2600或2600 e5 v2处理器。后者有两种:一种是Napatech NT40E3-4-PTP加速卡,它是一个40Gbps的加速器,含有4个SFP+端口,每个端口速率是10Gbps,该卡用于40G的加速平台。它的配置是戴尔的PowerEdge R620 2 s / 1 u服务器,该服务器是基于英特尔的Xeon E5-2600处理器。而 Napatech NT4E2-4-PTP是一个4Gbps的加速器,它含有4个SFP端口,每个端口速率是1Gbps,适用于4Gbps的的加速平台。两个Napatech加速器板都是基于Xilinx Virtex-7 FPGAs实现的。

    同步内容