UltraScale+

UltraScale+ GTH 的手动眼扫描

描述
UltraScale+ GTH 可实现实时无中断眼扫描。用户可同时接受数据并查看平衡信号眼扩展,以实现在不丢失一个比特位的情况下,全面控制 BER 及信号裕量。

所需的大多数信息都可在 (UG576) UltraScale 及 UltraScale+ GTH 的 RX 裕量分析中找到。

本答复记录将向您介绍一个逐步运行手动眼扫描的简单案例。

解决方案
IBERT 中已实现眼扫描特性,其中 GUI 有助于完成眼扫描的简单定制而且 IBERT 可自动驱动眼扫描。

眼扫描程序在 IBERT 外部实现时,例如与用户应用平行,我们可以参考“手动眼扫描”。

因为 DRP 空间中映射的一些属性可控制眼扫描引擎,该代码应执行以下任务:

  • 照顾 DRP 读取、修改和写入工作
  • 将偏移取样器移动至眼内
  • 驱动眼扫描 FSM
  • 分析结果(例如计算偏移取样器 BER)
  • 眼扫描所需的端口见 UG576。请参考 RX 裕度分析章节。

    手动眼扫描能变得非常高级并能执行以下任务:

  • 扫描整个眼睛或其一部分
  • 连续运行或单次使用
  • 改变 BER 目标
  • 实现降低CAPEX,提高性能并促进向5G 的迁移

    Enea(NASDAQ OMX Nordic:ENEA)今天宣布将于6月27日至29日在上海移动世界大会上演示实时加速Linux解决方案,该解决方案适用于5G和C-RAN(Cloud-RAN)场景,并通过高效的硬件利用率,厂商可实现降低CAPEX并提高性能。 该演示是基于Xilinx Zynq UltraScale +平台的参考设计。

    所演示的解决方案展现出标准Linux环境与OSE RTOS实时域相结合。这完全符合无线接入网络(RAN)中的运行时需求,在底层功能需具备确定性和高性能,同时具备更宽裕的实时要求更高协议层可以运行标准Linux。 Enea的实时加速解决方案允许将这些功能有效的整合到Xilinx Zynq UltraScale +片的系统(SoC)的Cortex A群集中, 其结果是高度灵活的设计,且功能与硬件分离。

    【QTV】实例演示 — 基于FPGA的AWS F1实例

    在本视频中,我们将通过一个 Step by step 的设计案例,详细向您介绍如何上手开始使用基于赛灵思 UltraScale+ FPGA 的亚马逊(Amazon) EC2 F1 实例开始您的工作。

    作为大规模FPGA开发平台行业的领导者Dini Group在近日推出了一款面向定制网络应用,例如TOE(TCP/IP Offload)和线速算法交易应用的解决方案——DNPCIE_400G_VU_LL,该平台基于强大的Xilinx UltraScale+架构FPGA,容量高达2000万ASIC门。

    DNPCIE_400G_VU_LL系统框图

    DNPCIE_400G_VU_LL系统框图

    注:本文为转载Stephen Bates (Eideticom CTO)博客文章

    什么是NVMe (NVM Express)?
    NVMe是一种新兴的固态硬盘接口协议,如今越来越普遍地被企业级、数据中心和HPC市场采用。NVMe构建了一个广泛的生态系统,OpenPOWER已加入其中,支持该协议。

    NVMe的工作原理是通过PCIe接口将CPU连接至固态硬盘。Eideticom公司已经部署了基于NVMe协议的NoLoad™加速器,该系列加速器搭载了赛灵思(Xilinx)的可量产的FPGA加速卡。加速卡运行在Rackspace开发的可量产的OpenPOWER服务器内,全球首个支持PCIe 4.0接口且采用NVMe协议的系统就此诞生。

    IBM POWER9是全球首款嵌入PCIe 4.0 IO插槽的商用处理器。与PCIe 3.0相比,其数据带宽几乎翻了一番。

    Rackspace系统设计工程师Adi Gangidi表示:“非常激动能够将Eideticom存储加速平台和PCIe 4.0技术整合到我们的BarrelEye G2服务器中。Eideticom的解决方案正在帮助数据中心获得全新的、无与伦比的IO性能。”

    作者:Steve Leibson ,蒙面侠客

    背景:
    在大数据的时代背景下,不仅需要强大的云服务器来进行数据的处理和存储,在数据通道上也需要重兵把控,因为,一不小心数据中心就可能受到恶意数据的侵扰,如果造成了云服务器的网络攻击或者秘密的泄露,那么对云服务器厂家和用户都会带来不可估量的损失。那么,这个“重兵”需要有什么样的素质呢?今天本侠就带各位来领略一下Accolade的新款ANIC-200Kq网卡数据处理适配器。

    ANIC-200Kq是一件艺术品,如图.1所示,有两个100G的PCIe接口的适配器,满足了网络监控和安全的应用。Accolade的新款ANIC-200Kq数据流分类、过滤适配器在100GbE的带宽下通过QSFP28光笼进行数据包的处理、存储优化和可扩展数据流的分类。与去年介绍的这家公司的ANIC-200Ku丢失数据包捕获适配器相比较,ANIC-200Kq板卡是基于Xilinx UltraScale+ FPGA的产品,所以它能够运行多种线性速度的数据包处理算法,这包括公司新的数据流分流特色算法。

    25G 互连演示:Kintex、Virtex 和 Zynq UltraScale+ 器件

    面向专业音视频及广播的突破性收发器技术
    视频质量从 1080p 到 4K60 的提升以及通过标准以太网进行 IP 视频传输(25G、40G 和 100G)的日益增多,为广播及专业音视频终端及基础设施带来了短期性的互操作性挑战。
    Kintex® UltraScale+™ FPGA 和 Zynq® UltraScale+ MPSoC 支持 28Gb/s GTY 收发器,可为需要支持多条 4K60 / 4K120 原始视频或压缩视频流的终端及基础设施产品提供引人注目的单芯片解决方案。

    实现当前通信类应用的突破性收发器技术
    收发器是所有通信系统的核心。您的应用需要基于业经验证的技术而构建的高性能、高灵活的低功耗收发器。Virtex® UltraScale+™ FPGA 中的 GTY 收发器可实现快速可靠的传输,并提供如下优势:

  • 从 500Mb/s 到 32.75Gb/s 的宽泛线路速率
  • 高度灵活的信道速率和配置模式
  • 固定时延的缓冲器旁路,可实现高分辨率的网络同步
  • 突发模式支持无源光学联网设备
  • 支持当前测量测试解决方案的突破性收发器技术

    视频:实现与 UltraScale+ 中 PCI Express 的链接

    本视频主要介绍如何添加 3 个最新提供的调试特性并演示如何使用这些特性,这些特性可用来帮助获得 PCI Express 链接并运行。启用 JTAG 调试工具允许查看 PCI Express IP 的不同状态机。In System IBERT可让用户查看基于 PCI Express 流量的眼图,而且Gen3 模式的解扰器可解扰 PCIe 模块与收发两个方向的收发器之间的数据,从而可简化对 PCIe 链路流量的调试。

    视频:面向 UltraScale+ 器件的 SEU 解决方案

    加入 Xilinx 技术市场工程师 Eric Crabill ,由他分享在商用 UltraScale+ 器件的设计中所用的技术成果,实现卓越可靠性、可用性、可服务性- 通常称之为 RAS。

    该视频重点介绍 Xilinx 面向 16nm UltraScale+ FPGA 及 MPSoC 的集成型 100G 以太网解决方案,其可基于 IEEE 802.3bj 规范采用 Reed Solomon 前向纠错 (RS-FEC) 模块增强,从而可使用低成本光学器件以及直接连接铜互联。

    同步内容