Virtex UltraScale

了解 Xilinx 如何将 58Gb/s PAM4 收发器集成在 16nm Virtex UltraScale+ 产品组合中。这些最新器件基于业界领先的高端 FPGA,可在现有基础架构上为数据中心互联、5G 基础架构及网络、以及测量测试应用提供两倍的带宽,从而可为新一代基架、光产品及高性能互连实现无缝迁移。

高速FPGA设计方案调试利器:EXOSTIV Probe

作者:Steve Leibson,编译:stark

相信每一个电子工程师在项目开发的过程中都不可避免的要进行方案的调试,除了模拟调试我们还必须进行真机调试才能确保功能的正常,通常我们采用的调试方法分为两种:第一种是使用硬件逻辑分析仪,第二种是采用嵌入逻辑分析IP,通过JTAG连接开发IDE进行调试,但是随着FPGA设计越来越复杂,速度越来越快,这两种方案显得越来越捉襟见肘,逻辑分析仪会占用太多的FPGA I/O接口,嵌入式逻辑分析IP又会消耗宝贵的FPGA逻辑资源,因此Exostiv Labs公司推出了新型的调试工具EXOSTIV Probe。

图1:传统FPGA调试方案:硬件逻辑分析仪和嵌入式逻辑分析IP

图1:传统FPGA调试方案:硬件逻辑分析仪和嵌入式逻辑分析IP

是想要充分利用 Virtex® UltraScale+™ FPGA 高级功能的数据中心应用开发人员的理想选择。这款 PCIe® 开发板可在云端访问,也可通过框架、库、驱动程序和开发工具进行内部访问,从而可通过 Xilinx SDAccel™ 开发环境使用 OpenCL™、C、C++ 和 RTL 轻松进行应用编程。

主要性能和优势

  • 可重新编程的专用硬件适应于计算密集型应用,专门针对实况视频转码、数据分析、基因组学以及机器学习的快速增长市场
  • 符合双插槽 PCIe 3/4 长全高外形标准
  • 可采用支持达 225W 的电路板通过服务器 CPU 实现 10 至 100 倍的性能加速
  • 定制电路板支持的 SDAccel 平台参考设计
  • 采用 SDAccel 开发环境,支持 OpenCL、C、C++ 和 RTL
  • VU9P Virtex UltraScale+ FPGA
  • 21 个 TOP(8 位整数精度)
  • 346Mb 的片上内存
  • 64GB 的板载 DDR4 DIMM 内存
  • 作者:Sleibso,编译:蒙面侠客

    高频交易,这个名词可能对你并不陌生,它是指那些人们无法利用的,极为短暂的市场变化中寻求获利的自动化程序交易,高频交易瞬息万变,而决胜的关键就在于快。今天小编就给大家介绍一款Aldec最新的专门用于高频交易的PCIe卡,由小编前面的介绍,大家一定也只知道这款卡的主打性能就是速度快,没错,这也就不难理解为什么Aldec的新型的面向高频交易的HES-HPC-HET-XCVU9P PCIe卡采用Xilinx Virtex UltraScale + VU9P FPGA 的结构。

    【视频】基于 Xilinx FPGA 的加速板演示

    在 2017 超算大会上,Bittware 公司向大家展示了其基于赛灵思 Virtex UltraScale+ VU9P FPGA 的板上加速技术,其中还包括了与 AWS F1 实例当中相同的功能集。

    震惊!服务器I/O带宽竟达到惊人的3.2Tbps!

    作者:Sleibso,编译:黑夜 ‎

    你相信一台服务器的I/O带宽可以达到3.2Tbps吗?BittWare最新发布的TeraBox 1432D 1U FPGA服务器,一款提供32个100GbE的QSFP 端口,通过它们,带宽可以达到惊人的3.2Tbps。很吃惊,对吧!大家肯定迫不及待地想要了解这是一款什么样的服务器了吧?那就让小编带领大家来揭开它的神秘面纱吧!

    Bitware在丹佛SC17 展会上发布了TeraBox 1432D 1U FPGA服务器,如图.1所示,它改自Dll PowerEdge C4130,它带有一个全新的前面板,可以从该公司的FPGA加速器卡中获得32个100Gbe 的QSFP端口(总共3.2Tbps的前面板I/O带宽),新的1U机箱相对于公司以前的4U的产品来说,I/O机架密度增加了一倍。

    Xilinx Virtex UltraScale+ FPGA VCU1525 加速开发套件

    是想要充分利用 Virtex® UltraScale+™ FPGA 高级功能的数据中心应用开发人员的理想选择。这款 PCIe® 开发板可在云端访问,也可通过框架、库、驱动程序和开发工具进行内部访问,从而可通过 Xilinx SDAccel™ 开发环境使用 OpenCL™、C、C++ 和 RTL 轻松进行应用编程。

    被动式冷却版本

    主要性能和优势

  • 可重新编程的专用硬件适应于计算密集型应用,专门针对实况视频转码、数据分析、基因组学以及机器学习的快速增长市场
  • 符合双插槽 PCIe 全长全高外形标准
  • 可采用支持达 225W 的电路板通过服务器 CPU 实现 10 至 100 倍的性能加速
  • 定制电路板支持的 SDAccel 平台参考设计
  • 采用 SDAccel 开发环境,支持 OpenCL、C、C++ 和 RTL
  • VU9P Virtex UltraScale+ FPGA
  • 21 个 TOP(8 位整数精度)
  • 近日,由工信部主办的第二届全国大学生集成电路创新创业大赛在南京江北新区宣布正式启动,华为云受邀成为本次杯赛单位,并联合赛灵思共同制定了“华为云杯”杯赛赛题。届时,华为云将免费为参赛团队提供最新的 FPGA 加速云服务平台和技术支持,使其率先体验易用、经济、敏捷和安全的华为 FPGA 加速云服务。(图:华为与工信部李宁主任(左二),南京市委常委罗群(左三) 共同启动全国大学生集成电路创新创业大赛)

    随着近几年互联网、高性能计算、人工智能等行业的爆发式发展,可重配置的FPGA器件成为各种应用和工作负载的高性能加速器。 “全国大学生集成电路创新创业大赛”就是围绕如何实现集成电路领域应用创新展开的,以服务产业发展需求为导向,以提升我国集成电路产业人才培养质量为目标,打造产学研用协同创新平台,将行业发展需求融入教学过程,提升在校大学生创新实践能力、工程素质以及团队协作精神,助力我国集成电路产业健康快速发展。

    作者:Sleibso,编译:Stark

    Edico Genome公司之前就曾开发出了基因组分析算法,为了实现算法加速,该公司原本打算开发一个ASIC(精简指令集)处理器,但是这种方案灵活性太差,尤其是随着算法的更新,计算性能需求的增加这种方案可能就不能够满足需求了,此外开发一个ASIC处理器也需要较长的时间周期。因此Edico Genome公司将注意力转移到FPGA上,FPGA的灵活性非常适合这种不断迭代开发的需要,随后该公司推出了基于Xilinx 28nm FPGA的Dragen加速器板卡用于基因组分析算法的加速。

    图1:Edico Genome公司于2015年推出的DRAGEN加速器板卡

    图1:Edico Genome公司于2015年推出的DRAGEN加速器板卡

    作者:Sleibso;编译:csc57

    网络电子商务巨头亚马逊已经广泛的将多个赛灵思公司的基于16nm FinFET工艺的Virtex UltraScale VU9P FPGA部署到亚马逊弹性计算云(EC2)F1实例上。EC2是亚马逊云计算的基本平台,由于网络通信量复杂且随时变化,用户对计算能力的需求也在随着流量的增减不断变化着。用户可以利用亚马逊提供的应用接口根据需求创建、增加或删除实例。目前加州大学伯克利分校计算机架构研究组 (BAR Group) 具有创意的天才推出了基于云平台的FireSim软硬件协同设计环境和仿真平台,用于设计仿真基于开源架构及指令集的RISC-V的RocketChip处理器。FireSim 是一种周期精准的,利用FPGA加速的数据中心模拟平台,已经在BAR 的FireBox项目中用于原型开发,旨在为第三代仓库级计算机开发系统架构。(参考博文:“通过FireSim和亚马逊EC2 F1实例将数据中心级软硬件协同设计带到云服务。”)

    同步内容