如何在 Vivado IP 集成器 (IPI) 中使用 UltraScale SEM IP

UltraScale SEM IP 在从 Vivado IP 目录生成和从 IP 集成器目录生成时有一定的差异。

这些差异是什么呢?UltraScale SEM 打算如何在 IP 集成器中使用?

单片 UltraScale 器件:

在有一定局限性的 IP 集成器中,支持单片器件的 UltraScale SEM IP。在从 IP 集成器配置 IP 时,这些局限性是显而易见的。

该模式选项可针对无错误分类的 mitigation_only and mitigation_and_testing 修复。
为 ICAP 和 FRAME_ECC 原语选择分级结构的结构选项可修复。
要在 IP 画布 (IP canvas) 上创建功能性 SEM 解决方案,这些原语必须包含在 SEM 控制器 DCP 中。因此,ICAP 不能与部分重配置等其它应用共享。

请参考 (PG187):采用 Vivado IP 目录针对更多有关提供配置选项的信息定制和生成内核:

https://www.xilinx.com/cgi-bin/docs/ipdoc?c=sem_ultra;v=latest;d=pg187-u...

首先是在 Vivado 2016.1 中,“添加模块”特性将在必要时帮助用户将 SEM 实例设计 HDL 推送到 IP 集成器画布上。

SSI UltraScale 器件:

IP 集成器中不支持 SSI 器件的 UltraScale SEM IP。UltraScale SEM 解决方案在每个 SLR 上需要一个独立的 SEM 控制器和配置原语(ICAP 和 FRAME_ECC),而这可轻松在 IP 集成器中自动实现。

如果目标是 SSI 器件,SEM 用户就需要使用标准 HDL 流程生成 IP。

请按照 (PG187) 的规定,从 Vivado IP 目录生成 SEM IP。

打开实例设计,其可演示为 SSI 器件约束和实例化控制器、配置原语及辅助模块的合适方式。

首先是在 Vivado 2016.1 中,“添加模块”特性将在必要时帮助用户将 SEM 实例设计 HDL 推送到 IP 集成器画布上。

最新文章