MIPI与Xilinx FPGA接口对接

MIPI分为CSI(Camara sensor interface)与DSI(Display interface)

电气特性1.low power model 0-1.2V 单端电压;2.high-speed model 0.1-0.3差分 jedec

xilinx只有UltraScale+ 支持MIPI D-PHY接口

  UltraScale UltraScale+
PLL VCO range 600-1335MHz 750-1500MHz
IDELAY/ODELAY max PVT delay 1.25ns 1.15ns
HR banks Yes No
HD banks No Yes
MIPI D-PHY No Yes

其他型号FPGA如果需要支持MIPI接口有两种方式:

电阻网络;参考xapp894,要求800M Hz以下,走线30mm以内;

桥接芯片high performance meticom FPGA bridge Meticom chip-MC20002;

在全美广播事业者联盟(NAB)2015年年度展会上,fidus和inrevium共同展示了多新款产品,其中有一款便是Dual-MIPI FMC开发板。该开发板的设计旨在针对那些对MIPI CSI-2和DSI D-PHY标准感兴趣的系统开发和研究人员。将TB-FMCL-MIPI FMC卡插入LPC FMC连接器中,这在很多Xilinx FPGA和Zynq SoC 评估板中都十分常见,同时使用Meticom MC20901(CIS-2)和MC20902(DSI)传输芯片在FPGA或SoC的 LVDS与低速CMPS引脚和MIPI CSI-2及DSI D-PHY 端口之间以每路2.5Gbps的速度进行转换。下图为该开发板的运行框图:

原文链接: http://blog.chinaaet.com/pengwangguo/p/5100017031