跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
下载中心
用于千兆位收发器应用的全数字VCXO替代方案(UltraScale FPGA) 应用说明
本文提供一个系统,旨在通过利用每个串行千兆位收发器内的功能来取代外部压控晶体振荡器(VCXO)电路。
2021-11-01 |
XAPP1241
,
VCXO
,
UltraScale-FPGA
,
千兆位收发器
基于多级反馈环形振荡器的真随机数发生器设计
本文提出了一种在现场可编程门阵列(FPGA)上生成真随机数的新方法,该方法以 多级反馈环形振荡器(MSFRO) 的随机抖动为熵源。在传统环形振荡器的基础上,增加了多级反馈结构,扩大了时钟抖动的范围,提高了时钟采样频率和熵源的随机性。与传统的时钟采样结构不同,我们利用MSFRO产生的时钟抖动信号对FPGA的锁相环(PLL)产生的时钟信号进行采样。
2021-11-01 |
真随机数发生器
,
FPGA 应用
,
多级反馈
,
Virtex-6
【下载】Vivado ML版中基于ML的路由拥塞和延迟估计(v1.0)
本文描述了两个ML建模应用,用于提高Vivado® ML版中时序延迟和路由拥塞估计的准确性。
2021-10-29 |
WP532
,
Vivado-ML
,
时序延迟
【下载】用于千兆位收发器应用的全数字VCXO替代品(7系列/Zynq-7000)应用说明
本应用说明提供了一个系统,该系统旨在通过利用每个串行千兆位收发器内的功能来取代外部压控晶体振荡器(VCXO)电路。
2021-10-26 |
千兆位收发器
,
Zynq-7000
,
7系列FPGA
,
XAPP589
Versal ACAP AI 核心系列库指南(v2021.1)
本文描述了Vivado®设计套件中使用的电路设计元素,并与带有AI内核的Versal™ ACAP器件相关。元素细节包括VHDL和Verilog实例化代码、原理图符号、真值表以及设计元素的其他特定信息。
2021-10-25 |
UG1353
,
AI
,
库指南
Vitis Model Composer 用户指南 (v2021.1)
本文描述如何执行基于模型的设计,在 Simulink 环境中实现快速设计探索,并通过自动代码生成加速 Xilinx 器件的生产路径。
2021-10-22 |
UG1483
,
Vitis
,
用户指南
XPE 助力设计早期准确功耗估算
对于任何一项设计,要想尽可能实现最低的功率包络,都需要在设计周期早期准确估算功耗。早期估算有助于选择合适的器件、充分发挥架构优势、更改设计拓扑,以及使用不同 IP 块。在设计阶段早期妥善权衡取舍,可以帮助用户在满足规格要求的同时,将自身产品更快速推向市场。本文档旨在介绍如何根据 Versal™ ACAP 架构的描述来使用 Xilinx Power Estimator (XPE)。
2021-10-20 |
XPE
,
功耗估算
,
Versal-ACAP
,
每日头条
Xilinx 运行时 (XRT) 发行说明 (v2021.1)
本文描述 Xilinx® Runtime (XRT) 的发布。
2021-10-15 |
UG1451
,
XRT
Versal ACAP 系统集成和确认方法指南
赛灵思 Versal™ 自适应计算加速平台 (ACAP) 设计方法论是旨在帮助精简 Versal 器件设计进程的一整套最佳实践。鉴于这些设计的规模与复杂性,因此必须通过执行特定步骤与设计任务才能确保设计每个阶段都能成功完成。本指南将分为以下五大章节,遵循指南里的步骤和最佳实践进行操作,将有助于您以尽可能最快且最高效的方式实现期望设计目标。
2021-10-09 |
Versal ACAP
,
自适应计算
,
用户指南
,
UG1388
借助 Kria SOM 实现嵌入式设计简化 (v1.0)
赛灵思 Kria SOM 采用基于加速应用的独特方法,为基于软件的设计提供了全新范例,同时还能助力工业、视觉、医疗与科学市场的应用保持系统级灵活性和 FPGA 性能优势。
2021-09-28 |
WP528
,
KRIA
Kria 机器人堆栈 (v1.0)
Kria™ 机器人堆栈 (KRS) 是一组集成的机器人库和实用程序,它们使用硬件来加速工业级机器人解决方案的开发、维护和商业化。它采用 ROS 2 作为软件开发工具包 (SDK),并提出了一种以 ROS 2 为中心的开发方法,涵盖从计算图的创建到 Xilinx App Store 中的 ROS 2 覆盖工作区的商业化。
2021-09-23 |
KRIA
,
机器人
,
WP540
Vitis Model Composer 教程 (v2021.1)
本文描述了在Vivado IDE环境中使用MATLAB和Simulink的DSP附加组件。
2021-09-18 |
UG1498
,
Vitis
Vivado Design Suite用户指南:实现 (v2021.1)
本文记录了Vivado®使用设计运行策略和单个实现命令进行放置和路由的实现功能。详细介绍了用于快速修改现有设计的增量编译流程,以及对信号路由路径进行精确控制的手动路由方法。
2021-09-14 |
UG904
,
Vivado
Versal ACAP VCK190基础目标参考设计
体现 Versal 器件价值主张的参考设计。平台设计包括针对不同市场的视频、机器学习和基于 100G 以太网的 IP。用户可以按原样使用这些设计,也可以根据应用需求对其进行修改。
2021-09-09 |
VCK190
,
Versal ACAP
用户指南 | Versal ACAP PCB设计
Versal™ 自适应计算加速平台 (ACAP) 将标量引擎 (Scalar Engine)、自适应引擎 (Adaptable Engine) 和智能引擎(Intelligent Engine) 与领先的存储器和交互技术有机结合,从而为任何应用提供强大的异构加速功能。Versal 架构 PCB 准则已基于前几代进行了精简,以方便 PCB 布局专业人员和硬件设计师使用。
2021-09-08 |
Versal ACAP
,
PCB设计
第一页
前一页
…
7
8
9
…
下一页
末页