跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
下载中心
电子书申请:数据中心的 AI
数据中心越来越多地采用人工智能来管理从设备监控到服务器优化的各种任务。基于 FPGA 的自适应计算处于数据中心的核心位置,在许多情况下,是运行复杂 AI 工作负载的最高效、最具成本效益的解决方案。阅读电子书,了解自适应计算如何助力加速。
2021-09-07 |
电子书
,
数据中心
,
AI
Xilinx FPGA和SoC的超高速设计方法指南 (v2021.1)
本文描述了推荐的设计方法,以实现对Xilinx® FPGA器件资源的有效利用,并在Vivado® Design Suite中更快地实现设计和时序收敛。提供了推荐方法背后的原因,以支持和实现明智的设计决策。
2021-09-07 |
UG949
,
Vivado-Design-Suite
在 FPGA 上部署 5G NR 无线通信:一套完整的 MATLAB 与 Simulink 工作流程
设计创新型无线通信设备需要跨多个学科密切合作。将算法模型部署到 FPGA 硬件可以快速完成原型设计及无线测试,直接从系统级算法自动生成 HDL 代码则可以消除耗时较长的实现和验证步骤。本白皮书通过一个 5G NR 小区搜索设计来说明该过程,介绍将 MATLAB® 算法和 Simulink® 模型直接转换为适用于 FPGA 的 HDL 的工作流。
2021-09-03 |
Matlab
,
5G
,
Simulink
,
每日头条
,
无线通信
Versal™ 平台的系统级优势
了解Versal™ ACAP的系统级优势以及与基于可编程逻辑的竞争器件的比较性能。
2021-08-31 |
WP539
,
Versal-ACAP
机器人中的自适应计算 (v1.0)
利用ROS 2来实现FPGA的软件定义硬件。
2021-08-30 |
WP537
,
自适应计算
,
软件定义
用于卷积神经网络的 DPUCAHX8H (v1.0)
本文描述 DPUCAHX8H,这是一种用于具有 HBM 的 Alveo 卡的高吞吐量 CNN 推理 IP。DPUCAHX8H 针对小图像尺寸网络进行了优化。
2021-08-26 |
PG367
,
卷积神经网络
,
DPUCAHX8H
抽象外壳:提高动态功能交换开发效率
动态功能交换 (DFX) 在赛灵思芯片内赋能实现了巨大的灵活性,使用户能够按需加载应用,更新已经部署的系统并降低功耗。平台设计方便团队之间的协作,让一个团队专注于基础设施,另一个团队专注于硬件加速。然而,由于 DFX 有基础性的流要求,使得 Vivado 设计套件编译时间拖 长并给多用户环境造成挑战。
2021-08-25 |
动态功能交换
,
抽象外壳
用于 Versal ACAP 的 DPUCVDX8G (v1.0)
本文介绍 DPUCVDX8G,这是一种可配置的计算引擎,针对具有 AI 引擎的 Versal ACAP 设备中的卷积神经网络进行了优化。
2021-08-24 |
PG389
,
DPUCVDX8G
,
Versal ACAP
,
卷积神经网络
适用于 AWS IoT Greengrass 的 Xilinx KV260 入门指南
KV260 是一款功能齐全的评估套件,能够利用预先构建的加速应用程序为 K26 SOM 上的生产部署快速开发独特的解决方案。
2021-08-23 |
kv260
,
AWS
Versal ACAP 系统和解决方案规划方法指南
赛灵思 Versal™ 自适应计算加速平台 (ACAP) 设计方法论是旨在帮助精简 Versal 器件设计进程的一整套最佳实践。鉴于这些设计的规模与复杂性,因此必须通过执行特定步骤与设计任务才能确保设计每个阶段都能成功完成。遵循这些步骤和最佳实践进行操作,这将有助于以尽可能最快且最高效的方式实现期望的设计目标。
2021-08-20 |
Versal
,
UG1504
,
Versal-ACAP
,
每日头条
用于 AI 推理的 VCK5000 产品简介
Xilinx VCK5000 Versal 开发卡基于Xilinx 7nm VersalACAP架构构建,专为高吞吐量AI推理和高性能计算应用而设计。VCK5000具有标准化的软件开发流程,可提供比当今服务器级CPU高100倍的计算能力,并且比当今服务器级GPU更好的MLPerf推理性能,是云加速和边缘计算应用的理想开发平台。
2021-08-13 |
AI推理
,
VCK5000
白皮书 :Versal AI Edge:在边缘端提供 ACAP
靠近模拟-数字边界边缘节点的位置对真实环境的即时响应受高度重视,众多市场领域存在迫切需求。Versal™ ACAP 产品组合 AI Edge 系列则应运而生,作为一种领域专用架构 (DSA),有效满足 7nm 芯片工艺系统提出的严苛要求。
2021-08-11 |
Versal-ACAP
,
Versal-AI-Edge
Vivado ML 版中动态函数交换的技术进步
本文描述如何使用 Dynamic Function eXchange 灵活高效地使用硬件资源来动态更新已部署的系统。包括对技术历史的回顾。
2021-07-30 |
WP534
,
动态函数交换
,
Vivado-ML
白皮书:通过智能设计运行提高生产力 (v1.0)
本白皮书描述智能设计如何使用机器学习和基于规则的系统来模拟时序收敛专家并提高生产力。
2021-07-29 |
WP535
,
机器学习
,
时序收敛
用户指南 | Bootgen:生成启动镜像
为处理海量数据、复杂算法、超低延时的应用提供数字化加速驱动力是赛灵思一直的目标。为此,赛灵思研发 Bootgen 工具支持将二进制文件缝合在一起并生成器件启动镜像定义了多个属性和参数作为创建启动镜像时的输入。
2021-07-28 |
Bootgen
,
Zynq-7000
,
WP1283
第一页
前一页
…
8
9
10
…
下一页
末页