单片机与FPGA_CPLD总线接口逻辑设计

设计一种基于MCS-51 单片机与FPGA/CPLD 的总线接口逻辑, 实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。在设计中采用VHDL语言,实现MCS-51 单片机与FPGA/CPLD 的总线接口逻辑设计。试验表明,该总线接口逻辑工作稳定、可靠,使MCS-51单片机与FPGA/CPLD 能够完美结合。

附件大小
单片机与FPGA_CPLD总线接口逻辑设计302.53 KB