跳转到主要内容
电子创新网赛灵思社区
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD 推出 Embedded+ 架构
KR260 DPU配置教程3
Vitis 统一软件平台文档
生成用于连接Teledyne e2v DDR4产品和AMD Xilinx器件的DDR4控制器IP
在这个短视频中,您将学习如何设置DDR4 控制器IP,以连接Teledyne e2v DDR4产品和Xilinx的可编程逻辑器件。
2022-06-24 |
DDR4
,
Kintex-UltraScale
Vitis 高层次综合用户指南
在 Vitis 应用加速流程中,在可编程逻辑中实现和最优化 C/C++ 语言代码以及实现低时延和高吞吐量所需的大部分代码修改操作均可通过 Vitis HLS 工具来自动执行。
2022-06-24 |
Vitis
,
高层次综合
从底层结构开始学习FPGA----进位链CARRY4
FPGA底层的CARRY4本质上就是用来实现最基本的加、减法运算的,在了解CARRY4之前,我们需要对1bit以及多bit的二进制加法及其FPGA实现做一个了解。
2022-06-24 |
FPGA
,
CARRY4
深度学习模型在FPGA上的部署
今天给大家介绍一下FPGA上部署深度学习的算法模型的方法以及平台。希望通过介绍,算法工程师在FPGA的落地上能“稍微”缓和一些,小白不再那么迷茫。
2022-06-24 |
深度学习
,
FPGA
电子书下载:KR260 赋能自适应机器人
本电子书将从当今机器人技术的常见挑战开始向您详细讲述何为机器人?以及目前所存在的设计挑战是什么?
2022-06-23 |
KR260
,
机器人
为什么说FPGA是电机控制最佳控制方式?
电机在各种工业、汽车和商业领域应用广泛。电机由驱动器控制,驱动器通过改变输入功率来控制其转矩、速度和位置。
2022-06-23 |
FPGA
,
电机控制
XRT Native API: XRT_Kernel & XRT_IP 介绍
从2020.2开始,XRT提供了新的Native API,以区别行业标准OpenCL API的,在FPGA加速应用上,两者都是可以使用的。
2022-06-23 |
XRT
,
FPGA加速
FPGA ISP Xilinx MIPI
本人比较喜欢Xilinx家的东西,这里就讲一讲Xilinx家的MIPI方案。这里以普通7系列作为讨论的对象, X家高端的KU+/MPSOC+有已经可以直接支持MIPI接口的IO了。
2022-06-23 |
FPGA
,
MIPI
HEX(Xilinx MCS)文件格式详解
Xilinx 用于程序固化的MCS文件虽然是以.mcs后缀命名,但其本质是hex文件,把后缀改成.hex后,可以直接使用文件工具打开,符合Intel-HEX文件格式。
2022-06-22 |
MCS
,
HEX
基于视觉演示学习的自动驾驶小车
在ROS机器人框架下设计了一套基于视觉信息和神经网络的小车自动驾驶程序,并部署在KV260平台上。
2022-06-22 |
自动驾驶
,
kv260
从底层结构开始学习FPGA----分布式RAM(DRAM,Distributed RAM)
RAM是Random Access Memory的首字母缩写。它是一种主存储器,用于存储当前正在使用的信息。信息可以是正在处理的数据或程序代码。
2022-06-22 |
FPGA
,
DRAM
【Vivado那些事儿】XilinxCEDStore介绍
之前很多人问我有没有好的代码可以参考,我之前一直推荐的是官方的IP参考例程/IP源码,但是不知道大家有没有看过官方的项目例程,看下下图
2022-06-22 |
Vivado
UltraScale的LVDS的使用
LVDS是一种低摆幅的差分信号技术,使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。
2022-06-21 |
UltraScale
,
LVDS
基于ZCU104 USB3.0的UVC Camera实现
Zynq UltraScale+ MPSoC EV系列含有大量的视频输入接口,接入的视频流经过PL侧的逻辑处理后,通过USB3.0实现UVC输出各种高分辨率、高帧率、特殊格式的视频流
2022-06-21 |
ZCU104
,
USB3.0
,
UVC
Vitis AI 优化器用户指南 (v2.5)
本文提供优化神经网络模型的能力。
2022-06-21 |
UG1333
,
Vitis AI
第一页
前一页
…
112
113
114
…
下一页
末页