跳转到主要内容
电子创新网赛灵思社区
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD 推出 Embedded+ 架构
KR260 DPU配置教程3
Vitis 统一软件平台文档
Zynq UltraScale+ MPSoC:软件开发者指南 (v2021.2)
本指南总结了使用 Xilinx® Zynq® UltraScale+™ MPSoC 器件进行设计所需的以软件为中心的信息。
2021-11-11 |
UG1137
,
软件开发
采用 PYNQ 和 Vitis AI 的智能办公解决方案
在这个项目中,我将创建一款用于智能办公室移动办公布局的应用。我将使用 Ultra96-V2 演示 Vitis AI 模型库和面向 PYNQ 的 DPU IP 核的编译流程。
2021-11-11 |
PYNQ
,
Vitis-AI
,
智能办公
,
Ultra96-V2
Xilinx Vivado 2020.1里面AXI Interrupt Controller无法选择中断的个数
虽然看起来AXI Interrupt Controller的intr[0:0]位宽无法修改,但实际上,添加一个Concat IP,这个IP可以设置In0的个数,设置为2。In0连接上中断线后,再把dout和intr相连
2021-11-11 |
Vivado 2020.1
false path和asynchronous的区别
在FPGA的开发中,对于两个异步时钟,如果我们可以在RTL的设计中保证这两个时钟域之间的处理都是正确的,那就可以让工具不分析这两个时钟域之间的交互。
2021-11-11 |
FPGA
,
时序约束
自适应计算:智能化与高能效融合的最优解
随着智能计算逐渐渗透到数字世界的方方面面,如何更高效地应用智能计算,成为所有致力于改变世界的开发者所需面对的关键难题。
2021-11-10 |
自适应计算
,
异构计算
,
Adapt
完美实现超低时延 4k60 4:4:4 视频传输
美乐威基于赛灵思Zynq® UltraScale+™ EV平台,打造了全新KVM坐席管理系统方案,能够提供前所未有的超低时延、高品质端到端音视频传输,成为千兆网环境部署的理想选择。
2021-11-10 |
Zynq-MPSoC
,
音视频传输
Vivado - 如何定义 Verilog Macro?
如何在 Vivado Design Suite 中定义 Verilog Macro?
2021-11-10 |
Vivado
【下载】视频应用水平同步锁定系统应用说明
本文描述了一种使用 Xilinx器件和 PICXO 的技术,该技术去除了外部 PLL 电路以允许 SDI 视频输出与输入 HSYNC 时钟同步。
2021-11-10 |
XAPP1308
,
视频应用
,
PICXO
嵌入式 AI 需要什么样的解决方案
近年来,AI 在边缘端的应用已成为不可阻挡的趋势,嵌入式AI指的就是这种在边缘端即可高效处理各种深度学习神经网络的应用加速模式。嵌入式AI能够让产品在设备层即可发挥智能化的检测、识别、分类等功能,因此成为智能产品开发或产业升级换代的热点。
2021-11-09 |
AI
,
KRIA
【下载】使用千兆位收发器分数 PLL 的全数字VCXO替代方案应用说明
本文提供一个系统,旨在通过利用千兆位收发器内的功能取代外部压控晶体振荡器(VCXO)电路。
2021-11-09 |
千兆位收发器
,
VCXO
ZYNQ学习之路——创建基于Linux系统的SDSoC平台
在第三节中,我们成功创建了ZYNQ裸机下的SDSoC平台文件,但在实际使用中,要求使用Linux操作系统。本节介绍如何创建基于Linux系统的硬件平台。
2021-11-09 |
Zynq
,
SDSoC
【教程】Xilinx Vivado/Vitis 2020.1创建最简单的MicroBlaze工程运行Hello World C语言程序(不使用外部DDR3内存),并固化到SPI Flash
本教程以米联客XC7A35T FGG484-2开发板为例,详细讲解一下用Xilinx Vivado 2020.1创建MicroBlaze软核工程,然后再用Xilinx Vitis 2020.1建立Hello World C程序工程的完整操作步骤。
2021-11-09 |
Vitis 2020.1
,
MicroBlaze
Vitis™ 视频分析 SDK,将视觉化为强大的洞察力
Vitis™ 视频分析 SDK 旨在 Xilinx 目标平台或您自己的平台上构建和部署支持人工智能功能的智能视频分析解决方案的完整软件堆栈。
2021-11-08 |
Vitis
,
视频分析
,
SDK
BittWare的Loopback应用说明和实例介绍
BittWare的Loopback例子演示了几件事。如何在设计中充分使用赛灵思CMAC。这包括根据DAC电缆长度设置Serdes传输预加重值。它还包括配置可选的AN/LT功能和处理从活动QSFP收发器接收的中断。
2021-11-08 |
BittWare
,
Loopback
PYNQ在PS端进行图片缩放
在完成PYNQ环境搭建后(zynq7035单板创建PYNQ镜像V2.6),本文介绍如何在PS端进行图片缩放。
2021-11-08 |
PYNQ
,
图片缩放
第一页
前一页
…
147
148
149
…
下一页
末页