跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
【工程师分享】Xilinx AXI DMA的设备树里的xlnx,device-id设置
在一个工程里,有两个Xilinx AXI DMA。其中一个AXI DMA设备是用于调试的。任何时候,其实只使用一个设备AXI DMA设备。软件使用了bperez77_xilinx_axidma的内核和用户态驱动。
2020-11-10 |
AXI-DMA
第一个Xilinx Vitis IDE入门helloworld程序
第一个Xilinx Vitis IDE入门helloworld程序
2020-11-10 |
Vitis
UltraScale+ GTH 读取 DMON 输出与 IBERT 之间不同的自适应环路代码
在读取 IBERT 的自适应环路代码时,出现了与 DMONITOROUT 的期望值不同的值。对于 UltraScale+ GTH 收发器而言,签名了一些 RX 均衡自适应环路。用户指南的数字监控器 (DMON) 部分向用户展示了如何读取自适应环路的当前状态。
2020-11-10 |
UltraScale+
,
GTH收发器
Vitis AI1.1 系列教程1——软件安装
本博文介绍Vitis AI1.1 系列软件安装教程。
2020-11-10 |
Vitis-AI
面向边缘的集成 AI 训练和推断解决方案
Deep-AI 的软件解决方案在 Xilinx Alveo PCIe 卡上运行,从而消除了对 GPU 的需求,并且与 GPU 相比,其性能功耗比或性价比提高了 10 倍。
2020-11-09 |
Alveo
,
AI 加速
,
Deep-AI
FPGA I/O之差分信号
区别于传统的一根信号线一根地线的做法,差分传输在两根线上都传输信号,这两个信号的振幅相同,相位相反,在这两根线上的传输的信号就是差分信号。信号接收端通过比较这两个电压的差值来判断发送端发送的逻辑状态。在电路板上,差分走线必须是等长、等宽、紧密靠近、且在同一层面的两根线。
2020-11-09 |
差分信号
,
7系列FPGA
AXI-Stream代码详解
AXI4-Stream跟AXI4的区别在于AXI4-Stream没有ADDR接口,这样就不涉及读写数据的概念了,只有简单的发送与接收说法,减少了延时,允许无限制的数据突发传输规模。AXI4-Stream的核心思想在于流式处理数据。
2020-11-09 |
AXI-Stream
【Vivado 综合 】我们如何正式验证 Vivado 生成的网表?
OneSpin 工具可验证综合和实现过程(即 RTL 和综合网表)中任意两个步骤之间的功能等效性。本答复记录涵盖有关 OneSpin 支持版本的详细信息,以及设置 OneSpin 以测试 Vivado 综合生成的网表的基本流程。
2020-11-09 |
Vivado
,
OneSpin
如何获得出口到国外的 Xilinx 产品的 ECCN 编号?
要查找有效 Xilinx 部件号的出口控制分类号 (ECCN),请使用以下工具: https://xapps9.xilinx.com/ebsextn/gtc 有关有效 Xilinx 部件编号,请参阅以下产品数据表: https://china.xilinx.com/support.html#documentation
2020-11-06 |
ECCN
【视频】面向医疗设备嵌入式系统的制胜风险管理方法
本视频将为医疗设备架构师和设计人员介绍用于工业自动化及其它高可靠性市场的功能安全性和网络安全性方法,以及 Xilinx 技术用于医疗设备设计流程基于风险管理的环节的原理,其可在加速上市进程的同时,创建更稳健的设计。
2020-11-06 |
医疗设备
,
风险管理
Zynq UltraScale+ MPSoC PS SYSMON 时钟
Zynq UltraScale+ MPSoC TRM 包含一个详细介绍 PS 及 PL SYSMON 时钟的部分。本答复记录详细描述了 PS 和 PL SYSMON 的时钟基础架构。
2020-11-06 |
时钟
让ARM穿上FPGA的马甲,会演一出什么好戏?
随着赛灵思公司推出28nm Zynq-7000 All Programmable SoC以后,FPGA在工业应用大有加速之势,赛灵思工业级客户增长非常迅猛,其数量远超通信客户。赛灵思Zynq器件在智能化工业自动化领域大显身手,它将给工业应用带来哪些深刻变革?
2020-11-06 |
ARM
,
FPGA 应用
,
Zynq-7000
创建 Vitis 加速平台第4部分:在 Vitis 中测试定制加速平台
在本系列博客的前几篇博文中,我们讲解了如何创建硬件和软件工程。下一步,我们将讲解如何在Vitis™中封装此工程。随后,我们将在 Vitis 中通过创建简单应用并对其进行加速,以便对该工程进行测试。
2020-11-05 |
Vitis加速
,
ZCU104
,
每日头条
Vitis AI 与 Zynq SoC/MPSoC 齐获“维科杯”奖 - 你有使用吗?
OFweek 2020 第五届“维科杯”评选结果揭晓,赛灵思在人工智能与物联网领域“两开花”—— Vitis AI 与 Zynq SoC / MPSoC 系列产品双双获奖。其中 Vitis AI 斩获维科杯·OFweek 2020 人工智能行业优秀产品应用奖,Zynq SoC/ MPSoC 系列产品荣膺维科杯·OFweek 2020 物联网行业创新技术产品奖。
2020-11-05 |
维科杯
,
Vitis-AI
,
Zynq-MPSoC
赛灵思在最新 MLPerf 推断基准测试中实现图像分类最高峰值性能效率
测试系统使用赛灵思 Alveo U250 加速器卡,该卡以 Mipsology 优化的领域专用架构 (DSA) 为基础。基准测试测量了我们基于 Alveo 的定制 DSA 在离线模式下以 5,011 图像/秒的速度执行基于 ResNet-50 基准的图像分类任务的效率。ResNet-50 以图像/秒为单位测量图像分类性能。
2020-11-05 |
赛灵思
,
MLPerf
,
Alveo-U250
,
每日头条
第一页
前一页
…
218
219
220
…
下一页
末页