跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
高级FPGA设计技巧!多时钟域和异步信号处理解决方案
有一个有趣的现象,众多数字设计特别是与FPGA设计相关的教科书都特别强调整个设计最好采用唯一的时钟域。换句话说,只有一个独立的网络可以驱动一个设计中所有触发器的时钟端口。虽然这样可以简化时序分析以及减少很多与多时钟域有关的问题,但是由于FPGA外各种系统限制,只使用一个时钟常常又不现实
2020-07-13 |
FPGA设计
,
信号处理
FPGA复位的正确打开方式
本篇文章参考Xilinx White Paper:Get Smart About Reset: Think Local, Not Global。但如果认真看了Xilinx的White Paper,就会对复位有了新的认识。我们把White Paper的内容总结为下面4个问题
2020-07-13 |
FPGA复位
【下载】在Xilinx器件上具有INT4优化的卷积神经网络
INT8提供了比浮点数更好的性能,精度可与AI推论相比。但是,如果INT8在有限的资源下无法满足所需的性能,则INT4优化就是答案。通过INT4优化,与当前的INT8解决方案相比,Xilinx可以在实际硬件上实现高达77%的性能提升。
2020-07-10 |
WP521
,
卷积神经网络
,
INT4
开发者分享 | 利用 RF Data Converter 保持同步
现代 RF 信号链对于跨多通道的数据转换器性能具有极高的要求。换言之,对于赛灵思 RF Data Converter 而言,关键要求之一是在多个 ADC/DAC Tile、RFSoC 器件甚至开发板之间都必须保持同步。了解赛灵思如何探索多块同步 (Multi-Tile Synchronization) 问题解决之道
2020-07-10 |
RF信号链
,
多块同步
,
MIMO
,
相位阵列雷达
,
每日头条
参赛指南 | 如何立刻马上加入赛灵思自适应计算挑战赛
赛灵思与Hackster.io携手推出的首届赛灵思自适应计算挑战赛现已拉开序幕。赛灵思诚邀独立开发者和初创企业参赛,借助Vitis™ 统一软件平台和 Vitis AI 发挥杰出才能,为加速工作负载开发创意设计解决方案。两项竞赛的报名已于 2020 年 7 月 7 日正式启动。以下是本次竞赛的参赛指南
2020-07-10 |
参赛指南
,
赛灵思自适应计算挑战赛
,
每日头条
PCIe系列第四讲、存储器、配置、IO读写请求和原子操作、消息报文
本文将着重讲述TLP的存储器、配置、IO读写请求和原子操作、消息报文几种操作请求,其中主要从其结构和特点进行分析。
2020-07-10 |
PCIe
基于 FPGA 的数据中心 Load Balancer 加速解决方案
恒扬数据基于FPGA的数据中心LoadBalancer加速解决方案通过提供高性能网关加速服务,可以帮助客户数倍提升基于软件的网络LoadBalance性能,快速缓解数据流量激增带来的性能压力,并大幅削减扩容带来的费用开支。
2020-07-09 |
FPGA 应用
,
Alveo加速器卡
【视频】在 HPE ProLiant 上演示 Xilinx 实时视频服务器一体机
在此视频中,我们展示了一个 Xilinx 实时视频服务器一体机参考架构,该一体机使用 8 个 Alveo™U50 数据中心加速卡构建。使用此架构,在带有 AMDEPYC® 处理器的 HPE Proliant DL-385 服务器上实现高质量 1080p 实时视频流的实时解码/编码。
2020-07-09 |
Alveo-U50
,
视频服务器
,
视频解码
关注小编不迷路,今年 WAIC 看什么?
2020世界人工智能大会, 观展指南来了!! 关注小编不迷路 小编带您逛展会 - 仅限赛灵思展位哈 嘿嘿~ 首先,重磅介绍 —— 7月10日,约摸 12:30 左右 除了关注本次直播演讲会之外,赛灵思展位还有哪些值得期待的节目呢?扫描下方二维码进入赛灵思展位开启咱们的逛吃,逛吃,逛吃的节奏吧~ 扫码进入后,如何找到赛灵思?
2020-07-09 |
WAIC
,
2020世界人工智能大会
Xilinx FIR IP的介绍与仿真
Xilinx FIR IP的介绍与仿真
2020-07-09 |
FIR
,
仿真
VMWare 在 vSphere 上验证 Alveo FPGA 的机器学习推断性能
近期,在推动 IT 基础设施向异构计算转型的过程中,赛灵思与 VMware 展开协作,在 VMware 的云计算虚拟化平台vSphere上测试 FPGA 加速。由于赛灵思 FPGA 越来越广泛地应用于 ML 推断加速,本文将展示的是如何将赛灵思 FPGA 与 VMware vSphere 相结合,在虚拟部署和裸机部署上实现基本相同的高吞吐量、低时延 ML 推断性能。
2020-07-08 |
VMWare
,
vSphere
,
Alveo加速器卡
,
机器学习
,
每日头条
AI 芯片技术、产业及人才现状与未来
7月8日至7月11日,世界人工智能大会(WAIC)首次以线上方式举行,与此同时,我们邀请到赛灵思人工智能业务高级总监姚颂、赛灵思人工智能研发高级总监单羿以及赛灵思学术与创新生态高级经理陆佳华,围绕AI芯片技术与产业发展、AI算法研发趋势及未来法向、AI教育与人才展开深入交流,一窥AI发展的过去、现在与未来。
2020-07-08 |
AI 加速
【吹响竞赛集结号】 Xilinx 隆重推出自适应计算挑战赛,欢迎报名参加!
Xilinx 隆重推出自适应计算挑战赛!比赛要求开发者和初创企业使用 Vitis™ / Vitis™ AI 在 Xilinx 平台上实现算法和应用的硬件加速。开发者冠军将获得 1 万美元奖金,初创企业冠军将获得 10 万美元奖金!
2020-07-08 |
自适应计算
,
硬件加速
,
每日头条
,
赛灵思自适应计算挑战赛
FPGA时序约束之Vivado辅助工具
上面我们讲的都是xdc文件的方式进行时序约束,Vivado中还提供了两种图形界面的方式,帮我们进行时序约束:时序约束编辑器(Edit Timing Constraints )和时序约束向导(Constraints Wizard)。两者都可以在综合或实现后的Design中打开。
2020-07-08 |
FPGA 应用
,
时序约束
,
Vivado
危险了!FPGA可以直接运行GPU代码!
AI初创公司Mipsology正在与Xilinx合作,据说打算让FPGA依靠一个附加命令取代AI加速器中的GPU。Mipsology的“zero effort”软件Zebra可以转换GPU代码,使其能在FPGA上的Mipsology AI计算引擎中运行,同时无需改写任何代码或进行重新训练
2020-07-08 |
FPGA 应用
,
Mipsology
,
Zebra
,
Alveo-U50
第一页
前一页
…
239
240
241
…
下一页
末页