跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
优化 FPGA 利用率和自动测试设备数据吞吐量的参考设计
TIDA-01051 参考设计用于演示极高通道数数据采集 (DAQ) 系统(如用在自动测试设备 (ATE) 中的系统)经过优化的通道密度、集成、功耗、时钟分配和信号链性能。利用串行器将多个同步采样 ADC 输出与几个 LVDS 线结合
2019-01-25 |
FPGA
,
TIDA-01051
【XDF资料下载】FPGA 编译与加速的未来
FPGA编译与加速的未来
2019-01-25 |
FPGA编译
,
FPGA加速
弄清FPGA基础 -- 复位设计
一开始接触到FPGA,肯定都知道”复位“,即简单又复杂。简单是因为初学时,只需要按照固定的套路——按键开关复位,见寄存器就先低电平复位一次,这样一般情况可以解决99%的问题,甚至简单的设计,就不可能有问题。复杂是因为复位本身是对大规模的硬件单元进行一种操作,必须要结核底层的设计来考虑问题
2019-01-25 |
FPGA复位
如何打造高性能的前装量产驾驶员监控系统?
2018年,汽车行业对于自动驾驶关键技术和产品落地的探索仍在持续,而且一些Global Tier1和OEM仍在重金投入,但面对L3+级别自动驾驶系统的超高难度和复杂度,尤其在量产中众多的已见以及尚未可知的困难时,人们对自动驾驶产业成熟的预期在逐渐归于理性,整个行业某种程度上开始了新一轮的反思和探讨
2019-01-24 |
自动驾驶
,
高级驾驶辅助系统
,
ADAS
,
自行科技
Zedboard学习(六):XADC读取数据
zynq 的内嵌了 XADC,可以用来采集电压; Temp:芯片温度 VCCINT: 内部PL核心电压 VCCAUX: 辅助PL电压 VCCBram: PL BRAM电压 VCCPInt: PS内部核心电压 VCCPAux: PS辅助电压 VCCDDR: DDR RAM的工作电压 VREFP: XADC正参考电压 VREFN: XADC负参考电压 1、新建工程,添加block design。...
阅读详情
2019-01-24 |
ZedBoard
,
XADC
年后找工作?这60道硬核 Python 面试题你不得不看
1. Python 的特点和优点是什么? 答案:略。 2. 什么是lambda函数?它有什么好处? lambda 函数是一个可以接收任意多个参数(包括可选参数)并且返回单个表达式值的函数。 lambda 函数不能包含命令,它们所包含的表达式不能超过一个。不要试图向lambda函数中塞入太多的东西;如果你需要更复杂的东西,应该定义一个普通函数,然后想让它多长就多长。...
阅读详情
2019-01-24 |
python
MIPI系列之“M-PHY”
本篇主要介绍MIPI物理层规范中的M-PHY,主要包括M-TX和M-RX状态机、M-PHY的配置流程、M-PHY的电气特性等。MIPI M-PHY专为需要快速通信通道以实现高分辨率图像,高视频帧速率和大型显示器或存储器的数据密集型应用而设计。它是一种多功能PHY,为工程师提供配置选择和跨行业平台开发的能力,以有效地解决多个市场
2019-01-24 |
MIPI
,
M-PHY
ZYNQ ZCU102视频编码开发
ZCU102实时YUV码流输出方案:将摄像头采集的数据,输出YUV的码流数据!功能:将实时YUV码流在ZCU102BSP上编码H265,通过RTP传输协议将H265视频数据打包发送到客服端,客服端上设置H265相关参数(IP、端口号、时钟频率等)在sdp文件中,使用VLC播放实时的H265码流
2019-01-23 |
Zynq
,
ZCU102
,
视频编码
UltraZed-EG PCIe Carrier Card 开发纪录: 让 Vivado 有 UltraZed-EG PCIe Carrier Card 的配置文件
在透过 Vivado 去建立新的项目的时候,开发板没有 UltraZed-EG PCIe Carrier Card 的选项可以选,因此我们就必须自己去设定关于其开发板的信息。
2019-01-23 |
UltraZed-EG
【XDF资料下载】从深度感知到三维识别
本PPT介绍了的卢深视的三维视觉技术栈(深度感知技术、三维人脸重建技术、三维人脸识别技术)
2019-01-23 |
三维识别
,
三维视觉
,
的卢深视
Xilinx的Overlay选择指南
FPGA(现场可编程门阵列)是半导体器件,通过设计实现具有可编程互连的逻辑块阵列。与“硬化”设备(即CPU / GPU)不同,FPGA可以编程为实现用户所需的特定硬件设计。在设计硬件系统之后,必须使用二进制文件对FPGA进行编程。此过程通常称为配置。此外,在具有固定功能和动态功能的用例中,可以部分地重新配置FPGA
2019-01-23 |
overlay
,
Xilinx
【Vivado仿真 】Vivado 设计套件版本的支持性第三方仿真器
本文列出了能够与 Vivado 设计套件联用的支持性第三方仿真器。
2019-01-22 |
Vivado仿真
,
仿真器
,
每日头条
以太网系列之“Drive Side接口”
本文主要介绍以太网Drive Side接口(MAC和PHY之间的接口),也被称为MII(Media Independent Interface),支持从10M到100G的不同应用场合,主要包括MII、RMII、SMII(Cisco Systems Specification)、SSMII、S3MII、GMII、RGMII、SGMII、QSGMII(Cisco Systems...
阅读详情
2019-01-22 |
以太网
,
Drive-Side接口
在多通道宽带射频系统中通过低压差分信号传输数据总线实现大型射频数据共享
现今,使用FPGA技术进行射频数据信号处理已经非常普遍,因为该技术可实现高速计算能力。通常情况下,处理大量RF数据需要部署的FGPA资源越来越多。因此,FPGA模块会跨多个处理子系统进行部署。借助FlexRIO FPGA模块和LVDS数字接口模块,ST Kinetics成功地设计并实现了一个解决方案
2019-01-22 |
FPGA技术
,
LVDS数据总线
,
FlexRIO
Xilinx原语ODDR的使用
在介绍ODDR之前,我们先简单了解一下OLOGIC。OLOGIC块在FPGA内的位置紧挨着IOB,其作用是FPGA通过IOB发送数据到器件外部的专用同步块。OLOGIC 资源的类型有OLOGIC2(位于HP I/O banks)和OLOGIC3(位于HR I/O banks)。
2019-01-22 |
Xilinx
,
ODDR
第一页
前一页
…
343
344
345
…
下一页
末页