跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
基于FPGA的CPCI系统设计与实现
作者:魏建勇,来源:2018年电子技术应用第11期 摘要: 集成工控机箱使用CPCI接口兼容各种可插拔板卡,板卡的CPCI设计多使用专用芯片搭配FPGA实现,降低了可扩展性,增加了板卡面积和成本。为了解决上述问题,设计了一种基于FPGA的CPCI接口。介绍了使用FPGA实现的CPCI协议、仿真及外部通信总线协议、外部中断机制、冲突避免机制,该设计在量产的各种CPCI板卡中使用,...
阅读详情
2018-11-21 |
CPCI
Vivado如何清理工程并保证不缺失必要文件
作者:材哥,玩儿转FPGA 前言 vivado和ISE的使用差别很大,Vivado是专门针对7系列和以后系列的FPGA/AP SOC进行高效设计的工具,特别是最近提出的UltraFast设计方法,能够极大地提高开发效率。ISE在支持老版本器件的基础上,目前也支持7系列/ZYNQ的设计,但是效率不能和Vivado相比。关于vivado的基本使用这里不多说,主要把一些问题点整理成“错题集”,...
阅读详情
2018-11-21 |
Vivado
初识FPGA——如何理解时序电路
作者: 小鱼,Xilinx学术合作 一. 概述 时序逻辑示意图,如下图所示。数据从一个寄存器出来,经过组合逻辑到达下一个寄存器。 在学习数字电路的过程中,我们都知道时序逻辑,但是大家对时序逻辑真的了解吗? (1)纯组合逻辑电路的缺点在哪? (3)纯组合逻辑电路完成不了什么功能? (2)为什么需要时钟和寄存器呢?...
阅读详情
2018-11-21 |
FPGA
,
时序电路
【视频】Zynq-7000 SoC 动态功耗管理演示
该低功耗模式 (LPM) 演示将讨论并展示 Xilinx Zynq-7000 SoC 动态电源管理功能的实例。LPM 演示可清楚地展示 Zynq-7000 SoC 在通过可扩展动态电源管理 (DPM) 提供极低待机功耗时有多强大。
2018-11-20 |
Zynq-7000
,
今日头条
,
动态功耗管理
【下载】Alveo 产品选型指南
下载完整版Aleo产品选型指南,即可开始您的加速之旅。
2018-11-20 |
Alveo
PYNQ系列学习(三)——pynq与zynq对比(二)
上一期的学习中,我们系统性地介绍了PYNQ与ZYNQ地区别与联系。PYNQ = Python + ZYNQ,即将ZYNQ部分功能的Python化,直接调用Python库和FPGA硬件库进行功能的开发。 Pynq降低了开发人员的门槛,但知其然也知其所以然,开发效率将会更高。因此,在进入PYNQ的python开发之前,我们先来学习ZYNQ的PL与PS开发,为接下来的学习提供良好的基础。 本部分的学习...
阅读详情
2018-11-20 |
PYNQ
,
PYNQ-Z2
,
Zynq
【专家分享 】在Docker里玩转PetaLinux
作者:Alex He,Xilinx 嵌入式技术专家 Xilinx 嵌入式技术专家 Alex He 与大家分享在Docker里玩转PetaLinux的上手教程~ PetaLinux PetaLinux是Xilinx推出的针对Zynq Soc, Zynq MPSOC嵌入式开发板的基于Yocto二次封装的Linux BSP构建工具,支持Ubuntu/CentOS/RedHat等多个版本。通常,...
阅读详情
2018-11-20 |
Docker
,
Petalinux
(SelectIO)新IP核学习的正确打开方式
作者: 做但不能忘思考,FPGA2嵌入式 当我们使用一种新的IP核的时候,遇到的最大问题是:以前根本没有接触过的新东西,我们会感到恐惧,不知道如何下手。比如,SelectIO该怎么来实现LVDS的功能: Step1,我们新加一个接收的SelectIO的IP核,界面如下图: Step2,打开IP核对应的数据手册和文档来学习IP核的大致使用方法,见EDA中自带的IP核你会快速用吗...
阅读详情
2018-11-20 |
IP核
,
SelectIO
深鉴科技再登高交会 邀您近距离感受前沿科技魅力
11月14日第二十届中国国际高新技术成果交易会(简称高交会)在深圳盛大开幕,作为国内Top5科技展会,高交会一直是中国高新技术领域创新产品对外开放的重要窗口,本次高交会以“坚持新发展概念,推动高质量发展”为主题,汇聚了来自41个国家的三千多个优质品牌项目,带来了多达11322个产品展示组。 本届高交会特别扩大了“技术信息与产品展示”展区,其中的人工智能专区更是名企云集,...
阅读详情
2018-11-19 |
深鉴科技
,
高交会
【视频】Silexica FAE工程师手把手为你演示如何使用SLX工具
Silexica的FAE工程师周雋铠在上月结束的Xilinx Develper Forum展会上为大家展示了如何利用SLX工具充分发挥FPGA的优势,发现并行化机会,从而提高系统性能。想知道SLX到底如何运行的,请戳下面视频: 雋铠工程师表示,SLX软件工具的优势在于能够分析客户的软件,找出客户效能的Bottleneck(瓶颈),提供并行化的优化建议。 简单来说,SLX...
阅读详情
2018-11-19 |
Silexica
,
SLX工具
浪潮在美发布集成HBM2的FPGA AI加速卡F37X
在达拉斯举行的全球超算大会SC18上,浪潮发布集成HBM2高速缓存的FPGA AI加速卡F37X,可在不到75W典型应用功耗提供28.1TOPS的INT8计算性能和460GB/s的超高数据带宽,实现高性能、高带宽、低延迟、低功耗的AI计算加速。 F37X是浪潮专为AI极致性能设计的尖端FPGA加速卡。它采用Xilinx Virtex UltraScale+架构,...
阅读详情
2018-11-19 |
F37X
,
FPGA加速卡
,
HBM2
,
浪潮
PYNQ系列学习(二)——pynq与zynq对比(一)
Zynq可扩展处理平台是赛灵思新一代 FPGA的可编程技术的产品系列。与采用嵌入式处理器的FPGA不同,Zynq产品系列的处理系统不仅能在开机时启动,而且还可根据需要配置可编程逻辑。采用这种方法,软件编程模式与全功能的标准ARM处理SoC毫无二致。 与之相关和不同的是,PYNQ = Python + ZYNQ,即将ZYNQ部分功能的Python化,...
阅读详情
2018-11-19 |
PYNQ
利用FPGA进行基本运算及特殊函数定点运算
作者:没落骑士 一、前言 FPGA以擅长高速并行数据处理而闻名,从有线/无线通信到图像处理中各种DSP算法,再到现今火爆的AI应用,都离不开卷积、滤波、变换等基本的数学运算。但由于FPGA的硬件结构和开发特性使得其对很多算法不友好,之前本人零散地总结和转载了些基本的数学运算在FPGA中的实现方式,今天做一个系统的总结归纳。 二、FPGA中的加减乘除 1.硬件资源 Xilinx...
阅读详情
2018-11-19 |
cordic
,
DSP48E1
,
FPGA
,
函数定点运算
Xilinx ZYNQ 7000+Vivado2015.2系列(六)创建一个基于AXI总线的GPIO IP并使用
FPGA+ARM是ZYNQ的特点,那么PL部分怎么和ARM通信呢,依靠的就是AXI总线。这个实验是创建一个基于AXI总线的GPIO IP,利用PL的资源来扩充GPIO资源。通过这个实验迅速入门开发基于总线的系统。 使用的板子是zc702。 AXI总线初识: AXI (Advanced eXtensible Interface),由ARM公司提出的一种总线协议。总线是一组传输通道,...
阅读详情
2018-11-16 |
Vivado2015.2
,
Zynq-7000
【视频】利用 Zynq-7000 SoC 实现针对 DSP 功能的软件加速
本演示介绍了 Zynq-7000 SoC 及其利用 NEON 引擎或硬件加速功能实现软件加速的能力。敬请查看 Zynq-7000 SoC 在面向数据采集和加速数字信号处理 (DSP) 的单芯片参考设计中的灵活性优势,其不仅可对软件进行加速,还能充分利用处理器和可编程逻辑之间的低延迟和高性能数据传送功能。
2018-11-16 |
DSP
,
Zynq-7000
第一页
前一页
…
359
360
361
…
下一页
末页