跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
Vitis HLS L1图书馆向导
你想了解Vitis L1库吗?Vitis HLS 2023.1支持一个新的L1库向导
2023-06-20 |
Vitis-L1
,
每日头条
Xilinx .coe文件格式总结
xilinx中的.coe文件主要用于对ROM/RAM的初始化,以及用于存储滤波器系数
2023-06-20 |
ROM
,
RAM
使用VVAS开发软件应用
Vitis视频分析SDK是在AMD平台上构建AI驱动的智能视频分析解决方案的完整软件栈
2023-06-19 |
VVAS
,
SDK
,
智能视频分析
hash算法在FPGA中的实现(三)——hash表项的插入
在前面的文章中主要介绍了hash表及其链表的结构,同时说明了如何读取表项
2023-06-19 |
hash算法
,
FPGA
UltraScale 开发板与套件 - 使用 System Controller 手动调整 VADJ
VADJ 引脚是 VITA 57.1 FMC 标准的一部分,承载着从载卡到 I/O 夹层模块的可调节电压等级的电源
2023-06-19 |
UltraScale
,
VADJ
随温度变化的动态电压缩放实现
本文描述了为支持AMD Versal™器件的-2LLI SKU的低温补偿DVS功能而需要实施的硬件和软件变更。
2023-06-19 |
XAPP1394
,
Versal
关于Chiplet,Lisa Su罕见分享
Lisa Su 深入探讨如何使用该公司多年来一直使用的小芯片来构建这些芯片
2023-06-16 |
Chiplet
,
Lisa-Su
,
MI300X
面向 Versal 自适应 SoC 的设计咨询:如果使用 PUF,Vcc_pmc 必须连接到 0.7 VDC
本答复记录旨在描述在部分 Versal 自适应 SoC 器件上使用物理不可克隆功能
2023-06-16 |
Versal
Vitis下载安装尝试
首先本次下载主要使用的是linux系统,所以我们先看一下Vitis支持的linux版本
2023-06-16 |
Vitis
FIFO设计(Verilog)
为了应付找工作的需要,打算学习一些fifo相关的内容,首先是从fifo的设计开始
2023-06-16 |
FIFO设计
AMD扩大数据中心产品组合推出全新EPYC CPU,并展示AMD AI平台战略
AMD 推动数据中心专业计算性能,推出适用于云原生和技术计算的全新 AMD EPYC处理器
2023-06-15 |
数据中心
,
EPYC处理器
,
AI
AMD凭借第四代AMD EPYC处理器协同亚马逊AWS重新构想云计算性能
亚马逊EC2 M7a实例提供了性能上的重大飞跃,其计算性能比M6a实例高出50%
2023-06-15 |
EPYC处理器
,
AWS
,
云计算
同步 FIFO、LIFO/Stack
在这篇文章中,展示了一个简单的 RTL 同步 FIFO
2023-06-15 |
FPGA
,
FIFO
TYAN推出针对技术运算并基于第四代AMD EPYC处理器的高性能服务器
TYAN的服务器平台采用第四代AMD EPYC处理器,透过节能与高效能运算
2023-06-15 |
TYAN
,
EPYC处理器
,
服务器
硬刚英特尔NVIDIA,AMD发布服务器和AI加速器新品,支持800亿参数大模型应用!
AMD发布了性能震撼的服务器和人工智能加速器新品
2023-06-14 |
服务器
,
AI加速器
,
MI300X
,
每日头条
第一页
前一页
…
54
55
56
…
下一页
末页