跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
PCIe 7.0标准新进展,速度惊人
随着PCI Express 6.0 于去年初完成,PCI-SIG 迅速开始着手开发下一代 PCIe 7.0
2023-06-14 |
PCIe 7.0
,
PCI-SIG
打造全场景RRH产品组合:AMD助力恒湾科技深耕O-RAN市场
O-RAN市场的快速增长,吸引了众多的产业链玩家参与
2023-06-14 |
RRH
,
恒湾科技
,
O-RAN
,
每日头条
5G Cloud RAN 能效,这意味着什么?
一同探讨新兴的云RAN能效趋势,以及AMD作为企业和技术提供商如何助力实现这些趋势
2023-06-14 |
5G
,
边缘计算
,
MWC2023
RQS 设计收敛建议 ID RQS_CLOCK-12
本文聊聊“RQS_CLOCK-12”时钟设置建议以及它如何帮助达成时序收敛
2023-06-13 |
RQS设计
,
时序收敛
2023年高性能计算市场规模将达330亿美元
Hyperion预测2023年本地服务器销售额将达到170亿美元左右
2023-06-13 |
高性能计算
AMBA4——“无聊的”Narrow transfers
AMBA总线无论FPGA还是ASIC,应该都是比较常用的一组总线协议
2023-06-13 |
AMBA4
AMD最强芯片,全村的希望!
AMD 即将推出的 MI300 GPU 将成为讨论最多的芯片之一
2023-06-13 |
MI300
,
GPU
如何在U-BOOT的boot.scr中加载bit文件
在2020.1版本之后,u-boot阶段会执行boot.scr来加载后续的kernel和rootfs
2023-06-12 |
u-boot
,
每日头条
HLS 设计数字时钟
本文展示如何在 HLS 中描述数字时钟。
2023-06-12 |
HLS设计
,
数字时钟
FPGA问答系列--clock skew是影响时序收敛吗?
对于发送时钟和接收时钟是同一时钟的单周期路径,时钟抖动对建立时间有负面影
2023-06-12 |
FPGA问答
,
时序收敛
hash算法在FPGA中的实现(二)——hash链表
这里介绍两种常见的设计hash链表的方案
2023-06-12 |
hash算法
,
FPGA
提高IC设计中数字逻辑速度的六种技巧
本文将介绍可以用来提高芯片设计速度的一些技术和窍门
2023-06-09 |
数字逻辑
,
IC设计
,
时序约束
基于Ultra96v2的卷积神经网络终端部署
Ultra96-V2支持使用PYNQ进行开发,PYNQ提供了一种利用Python在顶层通过overlay方式烧录FPGA相关的IP
2023-06-09 |
Ultra96-V2
,
卷积神经网络
,
PYNQ
基于Xilinx K7-410T的高速DAC之AD9129开发笔记(一)
本文简单介绍了AD9129的基础知识,包括芯片的重要特性
2023-06-09 |
AD9129
,
DAC
嵌入式视觉技术,让智能无处不在
嵌入式视觉技术,正在使包括自动驾驶汽车、机器人、无人机、医疗成像等应用变得越来越智能
2023-06-09 |
嵌入式视觉
,
物联网
第一页
前一页
…
55
56
57
…
下一页
末页