跳转到主要内容
电子创新网赛灵思社区
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD 推出 Embedded+ 架构
KR260 DPU配置教程3
Vitis 统一软件平台文档
FPGA内部接口设计
在FPGA设计中,我们通常采用的都是“自顶向下”的设计方法,即现有顶层设计,再有细节设计。
2023-03-16 |
FPGA设计
,
AXI接口
AMD EPYC Embedded 9004系列处理器来了
全新的高能效 EPYC 嵌入式 9004 系列融入了嵌入式系统优化功能、更强的安全性和至多 96 颗核心的可扩展性
2023-03-15 |
EPYC
,
嵌入式处理器
,
每日头条
直播倒计时:AI 加速助力医学成像技术更快地进入市场
Vitis 库可在支持 AI 引擎的 Versal 器件上加速高级医疗成像在低时延情况下,提供高达 1000 FPS 的帧速率
2023-03-15 |
AI加速
,
医学成像
,
Versal
以创新突破计算边界,助力可持续发展
算力已经渗入到现代生活的方方面面,推动着我们的工作、生活和娱乐。
2023-03-15 |
自适应计算
,
EPYC
,
算力
Verilog实现组合逻辑电路
在verilog 中可以实现的数字电路主要分为两类----组合逻辑电路和时序逻辑电路
2023-03-15 |
Verilog
,
逻辑电路
汽车大算力芯片,需求强劲
域集中化推动并重塑了对汽车处理器的需求,为各种竞争对手创造了机会,并且不断增长的市场在 2028 年达到 127亿美元。
2023-03-15 |
ADAS
,
汽车处理器
Versal: JTAG TDO
本文则着重探讨 JTAG TDO 用例
2023-03-13 |
Versal
,
每日头条
高级FPGA设计之高速率结构设计
在进行 Verilog 设计中,一般会考虑三个基本参数:速度、面积、功耗
2023-03-13 |
FPGA设计
ZYNQ与DSP之间EMIF16通信
本文主要介绍说明XQ6657Z35-EVM 高速数据处理评估板ZYNQ与DSP之间EMIF16通信的功能
2023-03-13 |
Zynq
,
DSP
,
EMIF16
在FPGA设计中怎么应用ChatGPT?
科技即生产力,最近,OpenAI 发布了 ChatGPT,在各大论坛和许多网站上受到了广泛关注
2023-03-13 |
FPGA设计
,
ChatGPT
,
深度学习
使用QEMU启动 Versal VCK190 ACAP
本文涵盖了有关使用 PetaLinux 命令行来对 Versal™ ACAP 的 PetaLinux BSP 运行 QEMU 的信息
2023-03-10 |
VCK190
,
Versal-AI-Core
,
每日头条
VPK180评估板用户指南
本文详细描述了VPK180评估板的功能
2023-03-10 |
VPK180
,
每日头条
,
用户指南
Vivado 用户指南:逻辑仿真
本文提供了仿真进程以及 Vivado® Design Suite 中的仿真选项的概述
2023-03-10 |
Vivado
,
逻辑仿真
,
用户指南
从FPGA说起的深度学习(五)
在本文中,我们将结合这些层来创建一个完整的推理函数
2023-03-10 |
FPGA
,
深度学习
使用JTAG仿真器查看ZYNQ当前启动模式
本文介绍使用Xilinx SDK软件查看当前Zynq SoC启动模式的步骤
2023-03-10 |
JTAG仿真器
,
Zynq
第一页
前一页
…
66
67
68
…
下一页
末页