跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
Vivado 用户指南:逻辑仿真
本文提供了仿真进程以及 Vivado® Design Suite 中的仿真选项的概述
2023-03-10 |
Vivado
,
逻辑仿真
,
用户指南
从FPGA说起的深度学习(五)
在本文中,我们将结合这些层来创建一个完整的推理函数
2023-03-10 |
FPGA
,
深度学习
使用JTAG仿真器查看ZYNQ当前启动模式
本文介绍使用Xilinx SDK软件查看当前Zynq SoC启动模式的步骤
2023-03-10 |
JTAG仿真器
,
Zynq
以Vivado工具为例了解FPGA实现
FPGA的实现过程可以对综合后生成的网表进行逻辑综合优化、以及布局、布线方面的优化
2023-03-09 |
Vivado
,
FPGA
Versal Premium 系列 VPK180 评估套件概述
本视频介绍了 VPK180 评估套件提供的重要板载组件和配件
2023-03-08 |
VPK180
,
Versal Premium
,
每日头条
关于CXL,你想知道的都在这里
指数级的数据增长促使计算行业开始进行突破性的架构转变,以从根本上改变数据中心的性能、效率和成本
2023-03-08 |
CXL
,
数据中心
,
每日头条
AMD推出VPK180评估套件
通过使用 112G PAM4 收发器和多个行业标准连接器,能够实现超过 4Tb/s 的带宽
2023-03-08 |
AMD
,
VPK180
,
每日头条
,
Versal Premium
Xilinx FPGA CFGBVS 引脚以及BANK电压硬件设计注意事项
配置组电压选择引脚必须设置为高电平或低电平,以确定I/O电压支持的引脚在bank0
2023-03-08 |
MA703
,
FPGA
Xilinx KU系列三速以太网IP核RGMII时序约束方法
基于RGMII时序广泛应用于以太网通信中,基于Xilinx的三速以太网时序分析,不同的Xilinx系列方法不一样
2023-03-07 |
RGMII
,
时序约束
Verilog 运算符简介
这篇文章将讨论如何在 verilog 中使用不同的运算符,这些运算符提供了一种在 verilog 设计中处理数字数据的方法
2023-03-07 |
Verilog
,
运算符
Xilinx Zynq7035算力指标
本文介绍广州星嵌DSP C6657+Xilinx Zynq7035平台下Xilinx Zynq7035算力指标。
2023-03-07 |
Zynq7035
,
算力指标
人工智能技术解密——机器视觉技术及应用
视觉是人类最敏感、最直接的感知方式,在不进行实际接触的情况下,视觉感知可以使得我们获取周围环境的诸多信息
2023-03-07 |
人工智能
,
机器视觉
如何使用FPGA加速深度学习计算
通过本文的阅读,您将了解如何抢先一步,使用FPGA来加速深度学习计算
2023-03-06 |
FPGA加速
,
深度学习
MIPI CSI-2 RX Subsystem IP介绍和PHY实现浅谈
MIPI CSI-2 RX Subsystem IP实现MIPI CSI-2 v2.0协议以及底层的MIPI D-PHY v2.0协议
2023-03-06 |
CSI-2
,
D-PHY
AMD第二代3D V-Cache的技术细节,首次曝光
AMD 的第二代 3D V-Cache 技术比第一代技术向前迈出了令人印象深刻的一步
2023-03-06 |
AMD
,
3D-V-Cache
,
每日头条
第一页
前一页
…
72
73
74
…
下一页
末页