跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
瑞萨电子推出ClockMatrix助力基于5G的AMD Zynq UltraScale+™ RFSoC套件时序
ClockMatrix器件为AMD RFSoC DFE开发平台和O-RU参考设计提供同步及软件解决方案
2022-09-28 |
ClockMatrix
,
5G
,
每日头条
,
ZCU670
FPGA静态时序分析简单解读
任何学FPGA的人都跑不掉的一个问题就是进行静态时序分析。静态时序分析的公式,老实说很晦涩,而且总能看到不同的版本
2022-09-28 |
静态时序分析
AMD EPYC云计算解决方案,助企业提高竞争力
如今,企业越发需要时刻做好弹性调整准备,在保持有竞争力价格的同时,还要满足用户意外需求,这是一大挑战
2022-09-28 |
EPYC处理器
,
云计算
FPGA知识查漏补缺——为什么setup summary和hold suammay的data path延时不一致
这两天,我第一次到xilinx的官方论坛去问问题,因为这几天有一个问题困扰着我,以前怎么注意的地方
2022-09-28 |
FPGA知识
Vitis 视觉设计方法
该方法不仅可帮助开发人员做出有关应用架构的重要决策,而且还有助于确定各种因素
2022-09-27 |
Vitis
,
视觉库
,
每日头条
JESD204接口调试总结——一次建链不稳定问题的解决
JESD链路的复位遵循先复位发端,在复位收端的原则。在我们之前操作中,首先复位了FPGA的JESD核
2022-09-27 |
JESD204接口
在WSL下配置与安装Petalinux 2020.2
本文将在WSL2 Ubuntu18.04下配置Petalinux 2020.2
2022-09-27 |
WSL
,
Petalinux-2020.2
fpga ram初始化文件coe与mif
本文介绍使用coe初始化xilinx fpga ram和使用mif文件初始化intel fpga ram的方法。
2022-09-27 |
FPGA设计
一种减少1mm间距的BGA下铜线之间的串扰的技术
本白皮书介绍了一种减少1毫米间距的BGA器件中铜线间串扰的技术。
2022-09-26 |
BGA
,
串扰
,
WP547
,
每日头条
GNOME 43.1为AMD-Xilinx Kria KR260添加Wayland支持
AMD-Xilinx 目前官方宣布的、适用于该机器人开发套件的发行版本为 Ubuntu 22.04 LTS 和 ROS 2
2022-09-26 |
KR260
,
KRIA
,
Canonical
简化FPGA电源系统管理,你可以试试这款产品!
FPGA广泛应用于各种电子系统,甚至取代ASIC,但其周围具有复杂的电源系统
2022-09-26 |
FPGA电源
,
电源系统管理
set_output_delay如何约束?
顾名思义,output_delay就是指输出端口的数据相对于参数时钟边沿的延时。
2022-09-26 |
时钟约束
FPGA电源测试及几个典型案例
在硬件设计电路中,根据芯片功能复杂度,可编程芯片一般都需要不止一种供电电源来驱动芯片内部的不同功能块
2022-09-23 |
电源测试
,
FPGA电源
,
每日头条
Xilinx 7系列SelectIO结构之DCI(动态可控阻抗)技术(一)
PC电路板必须恰当的端接避免反射和振铃。本节我们介绍Xilinx器件DCI技术
2022-09-23 |
SelectIO
,
DCI技术
在PetaLinux外部创建Linux 模块
PetaLinux 是一个强大的实用工具,支持设计人员轻松创建 Linux 镜像并在自己的目标平台上运行。
2022-09-23 |
Petalinux
,
LINUX
,
每日头条
第一页
前一页
…
99
100
101
…
下一页
末页