配置模式

Spartan6常见的5种配置模式

Spartan6系列FPGA常见的配置模式有5种,由模式输入管脚M1、M0决定。该5种模式详见下图。

Spartan6系列FPGA常见的配置模式

该5种模式可分为3大类,1. JTAG模式(可归为从模式);2. 主模式;3. 从模式。

主模式又划分为master serial模式、master parallel模式,从模式分为slave serial模式、

slave parallel模式两种。根据platform flash芯片的接口不同,主模式还可细分为如下4种。

(1)主模式的4种配置方式

FPGA开发之配置模式

1、主串模式——最常用的FPGA配置模式。

在主串模式下,由 FPGA 的 CCLK 管脚给 PROM 提供工作时钟,相应的 PROM 在 CCLK 的上升沿将数据。

从 D0 管脚送到 FPGA 的 DIN 管脚。无论 PROM 芯片类型 ( 即使其支持并行配置 ),都只利用其串行配置功能。

主串配置电路最关键的 3 点就是 JTAG 链的完整性、电源电压的设置以及 CCLK 信号的考虑。

基于FPGA的动态可重构系统设计与实现

引 言

由于数字逻辑系统功能复杂化的需求,单片系统的芯片正朝着超大规模、高密度的方向发展。对于一个大规模的数字系统而言,系统规模是基于各种逻辑功能模块的组合。但是,无论是时序逻辑系统,还是组合逻辑系统,或者组合/时序混合系统,从时间轴上来看,系统中的各个功能模块并不是时刻都在工作,而是根据系统外部的整体要求,轮流或循环地被激活或工作。并且,随着数字逻辑规模的扩大,在相同速度条件下,在一定的时间区间,其功能模块的平均使用率将下降。因此,系统设计应该从传统追求大规模、高密度的方向,转向如何提高资源利用率,用有限的资源实现更大规模的逻辑设计上来。可重构计算技术能够提供硬件的效率和软件的可编程性,它综合了微处理器和ASIC的特点,在空间维和时间维上均可变。

同步内容