午后加油站

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

Recore Systems近期发布了基于 Xentium VLIW DSP 核心和混合片上网络( NOC) / AMBA AHB互连的容错多核处理器子系统,该处理器内的DSP子系统内的处理器通过专用NoC和子系统互相连接,整个系统看起来像一个挂了ARM AMBA AHB外围模块的主用通用处理器(GPP)。这些处理器使用信息传递方式来传输结果并实现同步。

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

在所有Zynq All Programmable SoC 的内部, 你都会发现一个双核的ARM Cortex -A9 MPCore处理器,而且Zynq SoC中的这两个处理器中都设有ARM NEON SIMD架构扩展集。那么为什么您需要采用ARM NEON SIMD扩展集呢?那是因为你可以因此大幅提升你的软件性能。你可能看不到您把关键任务转入Zynq SoC可编程逻辑所获得的那么大幅的加速,但是在很多应用中您都会看到某种加速现象。

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

赛灵思All Programmable 器件低端产品组合中包括三大器件系列,因为大量DSP硬件处理模块都集成进了这三大系列的可编程逻辑架构中,它们都给DSP设计师提供了有趣的选择。这些DSP处理模块---赛灵思官方称谓是slices,都已经集成进乘法器和累加器中,并且已经针对最常用(以及不常用)的DSP进行了优化。

下表显示了在每个赛灵思低端产品系列(Zynq、Artix-7和Spartan-6)中,可以使用的DSP Slices最大数量,以及你可以从这些器件获得GMAC/s(每秒亿次乘法累积操作)峰值。为便于比较,表中还显示了你可以从TI的C66xx多核DSP系列得到的每秒GMAC峰值。

表中还显示了你可以从TI的C66xx多核DSP系列得到的每秒GMAC峰值

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

今年年初推出的Pentek Flexor 5973 3U OpenVPX FMC 载波板预示千兆级背板开始采用光互连的未来方向已经成型。这款主板集成有支持开放多协议交换(OpenVPX)的VITA66.4光互连标准背板,可为背板或其它板对板高速率数据连接提供12倍光学双工通道。

以下为Pentek主板图片:

Pentek主板图片


这段2分钟的视频是关于Zynq All Programmable SoC的,是ARM公司在上周德国纽伦堡的Embedded World展上发布的,你可以看到来自Silicon Software、HALCON公司的IP在后台运行的情况,(可以参阅《SPS IPC Drives大会上基于 VisualApplets,、HALCON,和Zynq的端到端智能视觉演示》一文, http://forums.xilinx.com/t5/Xcell-Daily-Blog/End-to-End-Smarter-Vision-D... ),这段ARM公司的视频探讨了通过硬件加速环路来提高工业联网、生产制造和物联网的生产力。


这段2分钟的ARM公司视频是关于赛灵思All Programmable抽象化的介绍。赛灵思All Programmable抽象化计划的目标,是提供能让设计师在HDL代码层级之上更高抽象级进行系统设计的工具,这些更高抽象级工具,让那些能深刻理解所应对问题的设计师使用C、C + +、OpenCL和基于模型的设计快速设计系统,且无需考虑Verilog或VHDL代码层面。

更多赛灵思抽象化信息请登陆这里:
http://china.xilinx.com/products/design-tools/all-programmable-abstracti...


这段从ARM公司在纽伦堡Embedded World展上的2分钟视频,讨论了两个Zynq工业网络应用,并演示了一些非常深奥的网络协议。第一个协议是用于变电站自动化的IEC HSR-PRP(高可用性无缝冗余和并联冗余协议)。 (有关HSR-PRP的更多信息,请参见《可靠以太网网络节点的系统级芯片实现》),在Embedded World 上展示的HSR/ PRP系统基于SOCe (System-on-Chip Engineering)公司的HSR-PRP交换机IP,这个IP已经实例化在Zynq SoC中。

斯坦福大学教授Nick McKeown解读SDN

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

Nick McKeown教授是斯坦福大学计算机科学和电子工程的克莱恩那·帕尔金斯(Kleiner Perkins)、梅菲尔德(Mayfield)和红杉(Sequoia)教授、斯坦福大学开放网络研究中心院长,SDN和OpenFlow就是在该研究中心开发出来的,该中心的座右铭是“软件定义网络是网络发展的未来。我们正在发明这种网络(“Software Defined Networking is the future. We are inventing it.”)”1986-1989年间,McKeown在英国布里斯托尔的惠普实验室(Hewlett-Packard Labs)工作。1995年,他协助设计了思科(Cisco)的GSR 12000系列路由器。1997年,McKeown联合创立了Abrizio Inc.(后被PMC-Sierra收购),并担任该公司的CTO。他曾是Nemo(“Network Memory”,现属于思科公司)的联合创始人和CEO。2007年,他携手Martin Casado和Scott Shenker联合创立了Nicira公司(后被VMware收购)。2011年,他与Scott Shenker联合创立了开放网络基金会 (Open Networking Foundation, ONF)。

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

SDNCentral网站今天发布了一篇题为“Corsa推出一款纯OpenFlow数据平面”的文章,该文章讨论了两款基于新创公司Corsa Technologies刚刚发布的OpenFlow 1.3网络协议的新款SDN转发引擎。Corsa的DP6420和DP6240转发引擎本质上是用于纯OpenFlow环境的SDN交换机。OpenFlow 1.3支持多个流表,可容纳更大的网络,适应更复杂的转发算法。

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

当赛灵思推出UltraScale ASIC级可编程架构的时候,并没有提及Zynq All Programmable SoC的角色,现在,它的庐山真面目揭开了。

赛灵思的宣布正好赶上本周在德国纽伦堡召开的Embedded World大会,赛灵思的UltraScale MPSoC发布也表明UltraScale可编程架构已经扩展到SoC领域,或者更准确地说是MPSoCs的世界。UltraScale MPSoC架构可为处理器提供从32位到64位的扩展能力,并可支持虚拟化,集成了用于实时控制与图形/视频处理、波形和包处理的软硬件引擎、新一代互联技术和存储器、高级电源管理,以及可实现多级安全可靠性的增强型技术。这种全新的融合软硬件以及I/O可编程MPSoC架构 可以极大地扩展众多ASIC级的UltraScale可编程架构已有优势。

同步内容