100G以太网

该视频重点介绍 Xilinx 面向 16nm UltraScale+ FPGA 及 MPSoC 的集成型 100G 以太网解决方案,其可基于 IEEE 802.3bj 规范采用 Reed Solomon 前向纠错 (RS-FEC) 模块增强,从而可使用低成本光学器件以及直接连接铜互联。

作者:蒙面侠客

背景:
对大多数数据中心和网络服务供应商来说,如果想要保持竞争力,就必须不断地提高网络速率来满足人们日益增长的网络需求。据权威机构统计,到2018年,全球将会有38%的服务供应商部署100G网络,这意味着100G时代已经到来。传统的以太网升级路径是10G-40G-100G,然而一项新的调研报告表明,最新的服务器升级路径将是10G-25G-100G,甚至未来可升级到400G。但是为什么是25G呢?因为从10G到40G是一次大的跳跃,而且事实表明从10G升级到25G的增量成本并不高。我们需要使用升级的线缆和光模块来支持这个新的以太网速率,而这无疑会推动像QSFP28这种25G光模块和相对应的网络数据处理芯片的发展。

Hitech Global的HTC-910 PCIe:
随着可编程硬件平台的发展,为硬件产品的开发带来了更多便利。来自Hitech Global的HTC-910 PCIe开发平台具有很好的可编程性能,组合了Virtex UltraScale+(VU9P,VU13P)或Virtex UltraScale VU190和两个QSFP28(4x25G)光模块插槽,为100G数据中心网的进展可谓是增加了一名悍将。

赛灵思公司今天宣布针对数据中心互联、服务提供商和企业应用推出业界最灵活最全面的以太网产品系列。赛灵思的完整 IP产品系列包括25GBASE-CR/KR、50GBASE-CR2/KR2、100GBASE-CR4/KR4 IP,以及新推出的集成式100G以太网MAC与RS-FEC IP。作为该产品系列的最新成员,赛灵思集成式100G 以太网 MAC与RS-FEC IP 内置在 16nm UltraScale+™ 器件中,相比FPGA软 IP核能将器件功耗降低80%,并大幅减少逻辑数量。

随着对移动流量和云计算需求的不断提高,迫使数据中心光链接提升到100G以太网,进而影响现有的10G以太网端口下行链接。将 10G以太网端口升级到25G以太网可将性能提升2.5倍。基于 UltraScale架构的赛灵思集成式100G以太网解决方案能帮助企业开发出 100G以太网开关和核心路由器,可满足移动设备和云计算应用日益提高的带宽需求。此外,25G和50GRS-FEC完成了下端口链接的设计移植。RS-FEC 可纠正这些系统内在的错误,支持使用低成本多模式光纤或铜线互联技术,从而降低总成本。采用集成100G以太网MAC、PCS和RS-FEC逻辑不仅能大幅减少 FPGA资源占用,最大化平台复用率,降低功耗,而且还可移植到未来设计方案中。

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

这里的三分钟视频展示了在赛灵思Virtex UltraScale 与Kintex UltraScale可编程器件中成功集成了100G以太网MAC,该IP通过软实现达到节省8万个查找表与90%功耗。视频中演示了Virtex UltraScale VU095器件集成有以太网IP,该IP配置为CAUI-4模式,并通过四个UltraScale GTY 32.75Gbps SerDes收发器进行传输,每一个收发器25.78Gbps,四个收发器实现100G以太网传输应用。

UltraScale器件现已集成100G 以太网MAC以及CAUI-4 IP。这些IP为您的设计提供业经验证的功能,可在软件实现下提供最高达80K LUT以及90%的功耗节省,大幅简化您的设计进程,加快产品上市时间。

同步内容