VCU108

高速FPGA设计方案调试利器:EXOSTIV Probe

作者:Steve Leibson,编译:stark

相信每一个电子工程师在项目开发的过程中都不可避免的要进行方案的调试,除了模拟调试我们还必须进行真机调试才能确保功能的正常,通常我们采用的调试方法分为两种:第一种是使用硬件逻辑分析仪,第二种是采用嵌入逻辑分析IP,通过JTAG连接开发IDE进行调试,但是随着FPGA设计越来越复杂,速度越来越快,这两种方案显得越来越捉襟见肘,逻辑分析仪会占用太多的FPGA I/O接口,嵌入式逻辑分析IP又会消耗宝贵的FPGA逻辑资源,因此Exostiv Labs公司推出了新型的调试工具EXOSTIV Probe。

图1:传统FPGA调试方案:硬件逻辑分析仪和嵌入式逻辑分析IP

图1:传统FPGA调试方案:硬件逻辑分析仪和嵌入式逻辑分析IP

Xilinx Virtex UltraScale FPGA VCU108 评估套件

Virtex® UltraScale™ FPGA VCU108 评估套件是评估 Virtex UltraScale 器件所提供前所未有高性能、高系统集成度以及高带宽的完美开发环境。

该套件是需要海量数据流及数据包处理的系统原型设计的理想平台,可充分满足 400+ Gbps 系统、大规模仿真以及高性能计算等应用需求。

主要性能和优势

  • 4 MB RLD3 元件内存接口
  • 2 x 2.5 GB DDR4 元件内存接口

  • 4 个 28 Gbps CFP2 与 QSFP28 光接口
  • PCIe Gen3x8
  • 2x FPGA FPGA Mezzanine Card (FMC) 接口,实现 I/O 扩展
  • 点击了解更多信息: https://china.xilinx.com/products/boards-and-kits/ek-u1-vcu108-g.html#ov...

    Xilinx参与25G和50G互连性测试大会

    作者:stark

    近日美国新罕布什尔大学互操作性实验室(UNH-IOL)号召举办了一次25G和50G通信互联性测试峰会,希望将不同的硬件和软件厂商召集在一起进行产品的联合测试,同时推动25G和50G通信规范的行业标准化。前来参与的厂商众多,包括戴尔、卡西欧、微软、思博伦通信以及Xilinx等。这次峰会得到了25G以太网联合会的大力支持,该联合会是一个开放性的组织,鼓励第三方厂商和机构参与进来一起进行25和50G以太网标准的推广,同时支持在现有规范的基础上进行创新,提升通信接口的灵活性和可扩展性,让整个通信行业和用户受益。

    视频演示了一个 400G 复合吞吐量的网络连接演示(4x100GE 与 16x25G Serdes),该连接使用2块Virtex UltraScale VCU108 板卡通过16路25G以太网和4个QSFP+模块通道实现。

    同步内容