PCIe 4.0

注:本文为转载Stephen Bates (Eideticom CTO)博客文章

什么是NVMe (NVM Express)?
NVMe是一种新兴的固态硬盘接口协议,如今越来越普遍地被企业级、数据中心和HPC市场采用。NVMe构建了一个广泛的生态系统,OpenPOWER已加入其中,支持该协议。

NVMe的工作原理是通过PCIe接口将CPU连接至固态硬盘。Eideticom公司已经部署了基于NVMe协议的NoLoad™加速器,该系列加速器搭载了赛灵思(Xilinx)的可量产的FPGA加速卡。加速卡运行在Rackspace开发的可量产的OpenPOWER服务器内,全球首个支持PCIe 4.0接口且采用NVMe协议的系统就此诞生。

IBM POWER9是全球首款嵌入PCIe 4.0 IO插槽的商用处理器。与PCIe 3.0相比,其数据带宽几乎翻了一番。

Rackspace系统设计工程师Adi Gangidi表示:“非常激动能够将Eideticom存储加速平台和PCIe 4.0技术整合到我们的BarrelEye G2服务器中。Eideticom的解决方案正在帮助数据中心获得全新的、无与伦比的IO性能。”

PLDA的XpressRICH4™和XpressRICH4-AXI™为Xilinx® Virtex® Ultrascale+™ FPGA提供PCIe 4.0 v0.9支持,为FPGA技术提供最先进、最高性能的互连技术。

PLDA今日宣布推出业界首创在FPGA上支持PCIe® 4.0 v0.9的PCIe软IP解决方案。PLDA的XpressRICH4™和XpressRICH4-AXI™ IP解决方案已证明具有可靠的可靠性,许多ASIC和SoC已经投入生产。

PLDA PCIe 4.0软IP解决方案现在支持最新功能,这些功能已强制纳入PCIe 4.0规范,包括支持EIEOS。

此外,经在由PCIe 4.0 x86提供支持的早期平台(具有端到端DMA流量)上验证,面向Virtex Ultrascale+的PLDA PCIe 4.0软IP在硬件中的运行速度为16GT/s。这些测试证明PLDA PCIe 4.0 IP在PLDA的PCIe 3.0至PCIe 4.0透明模式交换机上运行时可实现最大的吞吐量。

欢迎光临TSMC OIP圣克拉拉(9月13日)和IP SoC上海(9月14日)研讨会,您将有机会认识我们的团队、参观我们的演示会并了解我们的PCIe 4.0解决方案

作者:Richard Solomon,Synopsys高级技术营销经理

PCI Express® (PCIe®) 标准在个人电脑、网络和工作站利用中已经应用了很长时间。由于具有多种优点,例如可靠性、低功耗、低延时和从2.5 GT/s至16 GT/s的带宽扩展能力,这种规范不断演进,也成为存储、云计算、移动和汽车领域的主要设计规范。PCI-SIG在2011年11月发布最新PCIe 4.0 16 GT/s (Gen4) 规范,但早在两年前,该机构就已经积极开始这一工作。PCIe 4.0 Draft 0.7规范最近向PCI-SIG成员发布,再次激发芯片系统 (SoC) 设计师去尽快利用PCIe 4.0 16 GT/s规范。此后不久,Intel也发布了作为补充的Physical Interface for PCI Express (PIPE) 4.4规范。本文介绍设计师应了解这些规范包含哪些内容,以及设计师目前应如何开发自己的PCIe 4.0设计。

要了解Draft 0.7版本的重要性,您有必要了解PCI-SIG规范的制定过程和PCIe 4.0版本的历史。PCI-SIG规范包括5个主要版本/检查点:

PCI Express 4.0通路裕量和其优点

作者:Synopsys,资深技术营销经理,Rita Horner

当面临更高带宽和更快上市时间的要求时,设计人员将面临新的挑战。较高的数据传输速率使得更高带宽成为可能,同时它们会限制传输距离(由于信道损失增大),使信号的完整性降级,并降低制造良率。解决这些挑战需要时间和资源,这会对系统设计进度造成负面影响,更糟糕的是,在设计系统时,这类负面影响可能并不明显。

通过在接收器处引入PCI Express 4.0(PCIe 4.0)通路裕量特性,PCI-SIG正在解决该项挑战,通过引入该项特性,系统设计人员能够评估其系统的性能变化容差。通路裕量允许系统设计人员使用PCIe 4.0装置来测量每一系统中的可用电气裕量。在本文中,介绍了通路裕量特性,以及它是如何使设计人员按时交付更健壮系统的。

系统中的性能变化

如何加速你的PCIe 4.0系统设计

作者:Kenshin

PCIe是目前最新的总线和接口标准,最早是由英特尔于2001年提出的。PCIe属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,主要支持主动电源管理,错误报告,端对端的可靠性传输,热插拔以及服务质量(QOS)等功能。目前PCIe规范已经发布到3.0版本,并且在行业内得到了广泛采用,但是其功能特性还可以进一步提升。PCIe 4.0规范将于2017年初发布,其总线带宽是3.0版规范的2倍,数据传输速率将大幅提高,由8GTps增长至16GTps。另外,它引入了提高效能比的新技术,这使得它适合应用在更多各类设备中。

与此同时各大半导体厂商也相继开始开发支持PCIe 4.0规范的硬件平台,当然我们也将PCIe 4.0引入到我们的系统设计中来,近日PLDA公司开始向广大用户提供PCIe 4.0系统设计技术支持,包含的内容如下:

  • Gen4SWITCH PCIe4.0平台开发套件(PDK)
  • 同步内容