计数器

今天来和大家讨论FPGA中一些很基础但是也很重要的一部分——触发器,计数器,分频器。

触发器最简单的应该是R-S触发器,其示意图及真值表如下:


基于R-S触发器再增加两个与门,如下:

然而真正有意义的输入是置位为0,复位为1或复位为0,置位为1。把数据端信号当作置位信号,它取反后的值就是复位端信号,如下:

作者: Avi Avanindra,Devardhi Mandya,Cypress

网络路由器带有用于性能监控、流量管理、网络追踪和网络安全的统计计数器。计数器用来记录数据包到达和离开的次数以及特定事件的次数,比如当网络出现坏包时。数据包的到达会使多个不同的统计计数器发生更新;但一台网络设备中的统计计数器的数量及其更新速度常常受到存储技术的限制。

管理统计计数器需要高性能的存储器才能满足多重的读—修改—写操作。本文将描述一种使用IP方法的独特统计计数器,这种计数器的一端可以连接网络处理器(NPU),另一端可以连接Xilinx公司的QDR-IV存储控制器。QDR-IV统计计数器IP是一种带有QDR-IV SRAM、为网络交流管理和其他计数器应用提供高效统计计数器的软IP。

QDR-IV SRAM概述

同步内容