跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
基于可编程逻辑器件的车载、交通及工业用激光雷达(LiDAR)设计
在说到基于FPGA的LiDAR系统之前,我们先来聊聊”雷达”和”激光雷达”的区别
2022-11-18 |
LiDAR
,
激光雷达
,
每日头条
提高PetaLinux/Yocto的编译速度,暨整合Open Source U-Boot/Linux编译 -- PetaLinux 2021/2022版本
通过使用本地文件、Open Source U-Boot/Linux编译,既能适应部分开发人员的工作习惯
2022-11-18 |
Petalinux
,
编译
,
每日头条
一个思路: 缩短MultiBoot流程中的回跳 (Fallback) 时间
MultiBoot是FPGA远程更新配置文件时一种非常普遍的应用
2022-11-16 |
Multiboot
,
每日头条
,
Fallback
,
XAPP1247
详解AMD Genoa
AMD 正在推出越来越多的 CPU 变体。虽然 CPU 用于通用工作负载,但针对各种终端市场的定制正在增加
2022-11-15 |
Genoa
,
AMD
,
EPYC处理器
[工程师分享]在PetaLinux工程中调试关键模块代码
在PetaLinux工程中,与单板相关的UBoot、Linux等模块,经常需要编辑、调试。
2022-11-11 |
Petalinux
,
每日头条
基于Vitis-AI的车牌识别系统
Vitis-AI提供了大量的预构建模型。这个项目描述了如何利用这些模型来实现车牌识别。
2022-11-09 |
Vitis-AI
,
车牌识别系统
,
每日头条
如何在设计中例化和使用多个BSCANE2模块
本文对如何在一个工程里例化和使用多个BSCANE2模块做一个简单说明
2022-11-08 |
BSCANE2
,
每日头条
FPGA项目开发之AXI Stream FIFO IP
Xilinx Vivado中提供了AXI FIFO和AXI virtual FIFO类似IP,这篇文章主要通过实例来讲解这两个IP的使用方法。
2022-11-08 |
AXI-Stream
,
FIFO
,
FPGA开发
[工程师分享]在PetaLinux工程中导出所有关键模块代码
PetaLinux工程会自动下载代码并编译。很多时候,工程师需要修改代码,加入调试信息
2022-11-07 |
Petalinux
,
每日头条
zynq开发中的设备树
今天把设备树相关的知识点总结一下,希望以后遇到设备树时,能够自如应对。
2022-11-07 |
Zynq
,
设备树
Versal GTY 仿真:初始化、复位和速率变更
本篇博文侧重于提供 Versal™ GTY 仿真示例、演示 GTY 如何解复位以及如何执行速率变更。
2022-11-04 |
GTY
,
每日头条
,
Versal
在 Versal 中通过 NoC 从 PS-APU 对 AXI BRAM 执行基本读写操作
本篇博文旨在演示如何通过 NoC 从 Versal™ 应用处理单元 (APU) 访问 AXI BRAM。
2022-11-03 |
Versal
,
VCK190
,
每日头条
如何实现以300公里/小时的速度创建3D城市地图?
徕卡CityMapper-2是徕卡测量系统使用Enclustra Mercury+ XU8模块和FPGA Manager PCIe IP解决方案
2022-11-02 |
3D城市地图
,
Mercury+XU8
,
瑞苏盈科
AMD Xilinx MPSoC 加载bit文件方法大全
对于FPGA设计,传统设计都是一个FPGA一个设计,产生一个Bit文件。这就是完整bit文件(full bit)
2022-11-01 |
MPSoC
,
FPGA设计
,
bit文件
,
每日头条
在 FPGA 上快速构建 PID 算法
作为一名工程师,在项目实施阶段多多少少会遇到需要使用控制理论的应用程序。
2022-10-31 |
FPGA
,
PID算法
第一页
前一页
…
23
24
25
…
下一页
末页