跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
【下载】DNNDK 用户指南
DNNDK是深鉴科技面向AI异构计算平台DPU自主研发的原创深度学习开发SDK,涵盖了深度神经网络Inference阶段的模型压缩(包括剪枝和定点化)、编译优化和高效运行时支持等各种功能需求,为DPU平台深度学习应用开发和部署提供高效全栈式解决方案。
2019-05-29 |
DNNDK
,
UG1327
ZYNQ开发(四)DMA配置
DMA外设特点: DMA引擎拥有一个灵活的指令设置DMA的传输; 拥有8个cache线,每一个cache线宽度是4个字; 拥有8个可以并行的DMA通道线程; 拥有8个中断给中断控制器; 拥有8个DMA触发事件并且可以编码控制; 128个(64bit)的MFIFO,在传输的时候读写端可写入到此FIFO; 支持任意内存到内存的传输;
2019-05-29 |
DMA
ubuntu16.04下安装petalinux_2017.4详细流程
本文安装环境为VM14.1.1 + ubuntu16.04_64 + petalinux_2017.4 ,流程按照ug1144(v2017.3)文档进行讲解。
2019-05-27 |
ubuntu16.04
,
Petalinux
【分享】在XEN Dom0,target选择PSU,能读取寄存器 slcr_gdma
启动XEN后,测试ZDMA应用程序, 检查DMA的secure模式。打算在XSCT下读取寄存器 slcr_gdma。如果target选择A53 #0,不能读取寄存器 slcr_gdma。如果target选择PSU,能读取寄存器 slcr_gdma。
2019-05-24 |
信号完整性仿真 - 入门:第一部分
在这篇文章中,我们将介绍如何调用 Hyperlynx®、如何设置简单的原理图以及如何运行一些基本的仿真操作。Hyperlynx® 可支持下列两种仿真工作流程。
2019-05-23 |
Hyperlynx
,
硬件仿真
20 个超棒的数据科学 Python 库
为了方便学习,本文列出的20个Python库将按领域进行分类,有些你可能并不熟悉,但是真的能提高你的模型算法实现效率,多一点尝试,多一些努力!
2019-05-23 |
python
【分享】为MPSoC编译Android 8的主要流程和命令
为MPSoC编译Android 8的主要流程和命令
2019-05-22 |
MPSoC
,
Android-8
详解FPGA的串口通讯(UART)
UART作为异步串口通信协议的一种,工作原理是将传输数据的每个字符一位接一位地传输。其中每一位(Bit)的意义如下:
2019-05-22 |
FPGA
,
UART
,
串口通讯
【干货分享】同步电路分析---异步和同步电路的区别(二)
电路的核心逻辑是组合电路,比如异步的FIFO/RAM读写信号、地址译码信号等电路;电路的输出不依赖于某一个时钟,也就说不是由时钟信号驱动触发器产生的;异步电路非常容易产生毛刺,且易受环境的影响,不利于器件的移植;
2019-05-22 |
同步电路
,
异步电路
【分享】 安装petalinux需要的软件包遇到错误,“requested an impossible situation”
在Ubuntu 16.04下,安装petalinux需要的软件包遇到错误,“requested an impossible situation”。安装Ubuntu 16.04时,选择的地区是上海。据说选择香港不会有这个问题。
2019-05-21 |
Petalinux
RAM初始化的下板验证(Xilinx)
本实验基于xilinx ARTIX-7芯片验证实现,有时间有兴趣的朋友可在其他FPGA芯片上实现验证。
2019-05-21 |
Xilinx
Xilinx ZYNQ UltraScale+ MPSoC应用专栏系列连载[第四篇]相机和接口板
连载[第三篇]讲过,要设计一块接口板和Xilinx官方开发板ZCU104对接来做验证。接口板有两块,分别是相机板和扩展板,相机板搭载Sony IMX172/117传感器;接口板包括FMC插座、万兆以太网SFP+接口、千兆以太网PHY接口和若干引出的IO(可用作MIPI DSI、LVDS显示屏)等
2019-05-20 |
ZCU104
Xilinx verilog语法技巧——RAM的初始化
RAM可以通过以下方式初始化: 1,在HDL源代码中指定RAM初始内容; 2,在外部数据文件中指定RAM初始内容。
2019-05-20 |
RAM
,
Verilog
如何给应用配个合适的 ADC
我们处在一个由数字计算机控制的模拟世界里。因此,物联网 (IoT) 设备的设计人员需要将模拟值高效地转换为采样数字表示。答案看似简单,使用一个前置的模数转换器 (ADC) 便能解决问题,然后 ADC 并非千篇一律。因此,设计人员需要了解各种拓扑,以及它们与应用的对应关系。
2019-05-17 |
ADC
,
模数转换器
【干货分享】同步电路的时序模型分析(一)
首先对于纯组合逻辑电路来说,其逻辑功能块的输出仅仅与当前的输入值有关系,其电路延时分析也非常的简单,只考虑输入到输出的信号延时Tdelay,但是影响Tdelay时间的因素比较多,比如不同的器件输入到输出的延时时间不同,不同的工艺条件以及在不同的环境下,Tdelay的时间也不同
2019-05-17 |
同步电路
,
时序电路
第一页
前一页
…
92
93
94
…
下一页
末页