跳转到主要内容
电子创新网赛灵思社区
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD 推出 Embedded+ 架构
KR260 DPU配置教程3
Vitis 统一软件平台文档
想投资获得超额回报?你需要拥有一个“阿尔法”
所谓“阿尔法”,在当代金融领域代表的最普遍的意思就是超额回报。衡量一个基金经理的表现,如果其操作所带来的回报超过了指数基金 ETF,那么可以说该经理有“阿尔法”,如果没有超过 ETF,那还不如我们自己操作呢......本视频将通过 SumUp 公司所推出的 Nucleus 平台的实例演示,用 3 个简单的步骤,即可帮助您轻松生成高价值的投资主题参考。
2019-09-04 |
Nucleus
【vivado约束学习四】跨时钟域路径分析
若要查看跨时钟域路径分析报告,可选择以下内容之一来查看:A, Reports > Timing > Report Clock Interaction;B, Flow Navigator > Synthesis > Report Clock Interaction......
2019-09-04 |
Vivado
龙芯杯CPU设计竞赛与ZYNQ设计流程介绍
随着开源的MCU源代码越来越多,也逐渐的影响着嵌入式系统开发的思路,出现了两种以前不常见的设计思路。第一,原本需要购买一颗MCU芯片的设计,现在直接考虑购买一颗带有MCU硬核的FPGA(如ZYNQ系列FPGA)替代,既有MCU的功能,又有接口可编程的能力,更加的灵活......
2019-09-03 |
Zynq
,
Verilog
三重大礼庆中秋 —— 挑战边缘计算加速,Ultra96 开发板免费拿!活动宣讲会
时令中秋,举国欢庆!别人送大闸蟹,我们送开发板!!
2019-09-03 |
Ultra96
,
边缘计算
Xilinx AI 方案与资源更新一览(一)
Xilinx AI 方案与资源更新一览:DNNDK v3.1 的新增功能;ML Suite Update1.5 新增功能;AI SDK2.0 新增功能;DPU 参考设计 v3.0;赛灵思推出 AI Model ZOO;AI 优化器 V1.0 现已发布......
2019-09-03 |
Xilinx
,
AI方案
视频直播大潮下的FPGA生意经
目前,在直播系统当中,不同技术融合之后,在市场上催生了一些新的应用,实现了百花齐放。对此,赛灵思视频与图像处理高级市场营销经理Sean Gardner先生表示,如果你的工具箱里只有一种工具,效果就不是很好,但是如果我要做一件事情,工具箱有各种各样的工具,灵活度就会更高一些。CPU、GPU和FPGA有各自的优势,所以,在各种应用当中,工具箱里的工具越多越好。
2019-09-03 |
FPGA
重温FPGA设计流程五:(调用DDS IP核产生正弦波)
创建工程,DDS_test。在IP Catalog中搜索DDS,选择其中一个DDS Compiler,双击打开。
2019-09-03 |
FPGA设计
学会Zynq(22)XADC测量片内温度与电源电压
本文将介绍如何在PS中调用Zynq内部的XADC模块进行片内温度和电源电压测量。先了解XADC的相关知识,再通过实例体会XADC的用法,学习XADC API函数的使用。
2019-09-02 |
Zynq
【视频】基于 FPGA 的实时多媒体处理接口
赛灵思视频加速技术研讨会上,讲师”lvan wong"作演讲“基于 FPGA 的实时多媒体处理接口”。
2019-09-02 |
FPGA
ZYNQ常用外设设计 (下)
ZYNQ有专用的DDR Controller接口,如果外部硬件连接了DDR器件,于是在ZYNQ Processing System中正确配置了相应的信号和参数后,DDR就可以成为ZYNQ的内存,在SDK中可以直接使用memcpy、memset以及类似的函数对于Memory空间进行操作。
2019-09-02 |
Zynq
,
ZYBO
硬件接口协议之“JTAG”
本文主要介绍JTAG总线的引脚定义、接口标准、边界扫描和TAP控制器。JTAG(Joint Test Action Group;联合测试行动小组)是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。
2019-09-02 |
JTAG
,
硬件接口
Hot Chips 31 | AI芯片创业企业的困境与希望(下)
本文是关于Hot Chips 31大会观察与思考的系列文章的最后部分。在这一部分中,我想结合Philip Wong老师的Keynote,一起讨论一下集成电路制造工艺演进的问题,也想谈一下我自己关于制造工艺对于AI芯片创业企业的影响。
2019-09-02 |
Hot-Chips
,
AI
ZYNQ常用外设设计 (上)
ZYNQ学习过程中一个重要环节是进行调试,当然在SDK中进行调试时,设置断点进行单步调试非常高效。但是ZYNQ中毕竟涉及到FPGA的硬件部分,于是如果可以通过UART与ZYNQ器件进行双向的通信会使得调试非常方便。
2019-08-30 |
Zynq
,
ZYBO
基于FPGA蓝牙通信技术的智能电子锁系统
随着人们安防意识的不断增强和智能技术的持续发展,针对用户对安全系数高的智能电子锁的需求,使用FPGA蓝牙通信技术设计了基于FPGA蓝牙通信技术的智能电子锁系统。通过手机APP直接控制电子锁,对电子锁进行双重加密处理,具有开锁、修改密码,管理员控制用户开锁信息表,增添和删除能开锁的用户信息等功能。经测试,系统使用方便,动态灵活,安全可靠
2019-08-30 |
FPGA
,
蓝牙通信技术
,
智能电子锁系统
,
Ego1
ZCU102(6)——AXI_TIMER精确计时
axi_timer模块即为PS可以访问的PL计数器,通过计数值以及接入axi_timer的计数时钟周期,可以在PS内取得比较精确的计时。axi_timer有2种使用方式,一种是作为计数器使用,另一种是作为定时器使用
2019-08-30 |
ZCU102
第一页
前一页
…
293
294
295
…
下一页
末页