跳转到主要内容
电子创新网赛灵思社区
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD 推出 Embedded+ 架构
KR260 DPU配置教程3
Vitis 统一软件平台文档
硬件接口协议之“I2C操作流程”
本文主要介绍I2C总线的读写操作流程。I2C总线的操作包括读和写,具体的操作流程如下:
2019-08-30 |
硬件接口
,
I2C总线
【Vivado约束学习】 时钟网络分析
时钟网络反映了时钟从时钟引脚进入FPGA后在FPGA内部的传播路径。报告时钟网络命令可以从以下位置运行:
2019-08-30 |
时钟网络
1 个 Aup2600 = 30 个 x86 服务器 | 看Aupera如何颠覆数据中心流媒体市场格局
傲睿智存(Aupera Technologies)是数据中心视频处理系统领域的新兴企业。Aup2600 是 Aupera 提供的一种专用分布式视频处理系统,内置 48个赛灵思 Zynq® UltraScale+™ MPSoC。此外,Aup2600 还提供基于赛灵思 Vivado 环境的完整视频 +AI 软件框架和用于神经网络处理的深度学习处理器单元 (DPU)。 > 挑战:...
阅读详情
2019-08-29 |
Aupera
,
流媒体
,
傲睿智存
Xilinx APU ,RPU特点及通信
Zynq UltraScale+ MPSoC的PS有以下主要特点:一个四核64位ARM Cortex-A53处理器,带L1和L2级缓存和ECC功能,可单独上电和关电;Cache一致性互联单元为PS和PL提供双向Cache一致性保证;SMMU(系统内存管理)单元用于PS和PL虚拟内存管理;双核ARM Cortex-R5F处理器(带浮点扩展),可运行在锁步模式或独立工作模式
2019-08-29 |
FPGA串口实战篇
在业界,串口又称为通用异步收发器(Universal Asynchronous Receiver/Transmitter,简称UART),它的通信方式遵循一套串口协议:UART通信首先将接收到的并行数据换成串行数据来传输。数据帧从起始位开始,后面是7个或8个数据位,一个可用的奇偶校验位和一个或几个高位停止位
2019-08-29 |
FPGA串口
Xilinx 技术日报名进行时:成都站
赛灵思技术日活动(Xilinx Technology Day,XTD)旨在通过一系列精炼的、跨越多个市场应用的深度技术分享活动,助力广大开发者迅速把握赛灵思全球领先的平台及技术的最新消息和应用案例,从而加速您将创新理念变为现实的进程。9月17日,XTD 活动成都站即将拉开帷幕,在此我们诚邀您参加这场面向创新领域,聚焦行业热点的技术盛会。
2019-08-29 |
Xilinx技术日
千亿视频商机谁主沉浮? - Xilinx 软硬IP双管齐下解决音视频处理痛点
根据市场调研公司的报告显示,到2021年,直播视频将达到700亿美元规模,而非直播视频内容将达到接近1000亿美元规模,且直播视频流量增速大于非直播视频,2023年有可能超越非直播视频。视频处理成就了近两千亿的市场商机,也成为未来服务器的最大负载之一
2019-08-29 |
视频处理
,
直播视频
Hot Chips 31 | AI与芯片的新生辉光(中)
本文是关于Hot Chips 31大会观察与思考的系列文章的第二部分。整个系列将介绍我在Hot Chips大会上的几点观察与思考,涵盖以下几点内容:
2019-08-28 |
Hot-Chips
,
AI
一张图理解区分各种傅利叶
本文只涉及各种傅利叶之间的概念关系,不考虑数学严谨性。
2019-08-28 |
傅利叶
【Vivado约束学习】 IO延时约束
要在设计中精确建模外部时序,必须为输入和输出端口提供时序信息。Xilinx Vivado集成设计环境(IDE)仅在FPGA边界内识别时序,因此必须使用以下命令指定超出这些边界的延迟值
2019-08-28 |
Vivado
,
时序约束
硬件接口协议之“I2C总线简介”
本文主要介绍I2C总线相关的一些基本概念、通信流程、同步和仲裁、模式切换等。
2019-08-28 |
I2C总线
重温FPGA设计流程四:(有限状态机)
软件:Vivado2017.4 板卡:Ego1 型号:xc7a35tcsg324-1
2019-08-28 |
FPGA设计
【下载】Alveo U280 ES1 数据中心加速器卡用户指南 (中文版)
本文详细介绍了 Alveo™ U280 数据中心加速卡,它是采用了 Xilinx® Virtex® UltraScale+™ 技术的标准 PCIe® (Peripheral Component Interconnect express) Gen3 x16 加速卡。
2019-08-27 |
UG1314
,
数据中心加速器卡
【视频】Xilinx Virtex UltraScale+ VU19P FPGA
Xilinx 推出全球容量最大的 FPGA - Virtex® UltraScale+™ VU19P,不仅能实现当今最先进 ASIC 和 SoC 技术的原型与模拟设计,还能支持各种复杂的新兴算法。
2019-08-27 |
VU19P
学会Zynq(21)TCP轮询机制(polling)示例
前面我们已经学习了TCP的所有发送、接收和各种回调函数。本文将介绍最后一部分,TCP的轮询机制。在前面TCP发送Hello World的实例中,我们是在main函数的while循环中每隔1s调用一次数据发送函数。本文的实例将利用轮询机制完成同样的功能。
2019-08-27 |
Zynq
第一页
前一页
…
294
295
296
…
下一页
末页