用户指南

【下载】UltraScale 和 UltraScale+ FPGA 封装和管脚用户指南

基于UltraScale架构的FPGA的封装和引脚规格不同。包括7系列FPGA在内的前几代产品。这些细节在此概述。

【下载】Vivado Design Suite 用户指南:创建和打包自定义IP (v2020.1)

本指南描述了在 Vivado® Design Suite 中创建、打包和重用自定义 IP 的过程。详细介绍了如何使用创建和包装 IP 向导来包装自定义 IP,包括 IP 集成器中开发的 IP 和高级 IP 包装选项。

【下载】ZCU1275特性板用户指南

Zynq® UltraScale+™ RFSoC ZCU1275 特性描述套件提供您对集成型 ADC 和 DAC 以及 Zynq UltraScale+ XCZU29DR-2FFVF1760E RFSoC 上提供的 GTY 和 GTR 收发器进行特性描述和评估时所需的一切。

【下载】VCU129 评估板用户指南

Xilinx VCU129评估套件设计用于Virtex UltraScale+™ XCVU29P-L2FSGA2577EES9818 FPGA,能够评估和开发56G PAM4应用。该评估套件设有多个常见的高速互连、板载存储器以及PCIe Gen 3接口。

【下载】ZCU208 评估板用户指南

Zynq® UltraScale+™ RFSoC ZCU208 评估套件是面向开箱即用评估及前沿应用开发的理想 RF 测试平台。该套件包含 UltraScale+ RFSoC ZU48DR,其集成 8 个 14 位 5GSPS ADC、8 个 14 位 10GSPS DAC 以及 8 个软决策前向纠错 (SD-FEC) 内核,专为快速启动 RF 类应用而设计。

【下载】ZCU216 评估板用户指南

Zynq® UltraScale+™ RFSoC ZCU216 评估套件配备业界唯一单芯片自适应射频平台,是快速原型设计和高性能 RF 应用开发的理想平台。ZCU216 评估套件配备 Zynq UltraScale+ RFSoC Gen 3 ZU49DR,可采用 16T16R 高速 RF-DAC 及 RF-ADC 实现 6GHz 以下频段的直接 RF 采样。

【下载】Vitis AI库用户指南

Vitis AI库是一组高级库和API,旨在通过深度学习处理器单元(DPU)进行有效的AI推理。 它基于具有统一API的Vitis AI Runtime构建,并且完全支持XRT 2019.2。

【下载】Vivado Design Suite用户指南(设计流程概述)

本用户指南概述了如何与Vivado®Design Suite一起使用,以创建用于对Xilinx®器件进行编程的新设计。 它简要介绍了各种使用模型,设计功能和工具选项,包括准备,实施和管理设计源和知识产权(IP)核心。

【下载】7 系列 FPGA 配置用户指南

通过将特定于应用程序的配置数据(比特流)加载到内部存储器中,可以配置Xilinx®7系列FPGA。 7系列FPGA可以从外部非易失性存储设备加载自身,也可以由外部智能源(例如微处理器,DSP处理器,微控制器,PC或板载测试仪)进行配置。 在任何情况下,都有两个常规配置数据路径。

【下载】Libmetal和OpenAMP用户指南

本用户指南介绍了如何开发一种方法以在Xilinx®Zynq®和Zynq UltraScale +™MPSoC平台上的多个处理器之间实现通信。