Xilinx UltraScale+ RFSoC Gen 1/2 ZU2x/3x 电源和时序
judy 在 周三, 03/01/2023 - 15:35 提交
具有该性能水平的 SoC 片上系统需要大电流电源,并且要求电源具有可靠的稳压性能和抖动极低的时钟源
Zynq® UltraScale+™ RFSoC 在一款全可编程 SoC 架构中集成数千兆采样 RF 数据转换器和软判决前向纠错 (SD-FEC)。最新产品系列在一款 Zynq UltraScale+ 器件中提供 ARM® Cortex™-A53 处理子系统、UltraScale+ 可编程逻辑和最高信号处理带宽,能够提供综合 RF 信号链,满足无线、有线电视接入、测量测试、早期预警/雷达以及其它高性能 RF 应用需求
具有该性能水平的 SoC 片上系统需要大电流电源,并且要求电源具有可靠的稳压性能和抖动极低的时钟源
Zynq 器件集成了用于生成 RF 信号的关键子系统,进而提供了出色的光谱纯度和时延
本文概述了Xilinx® Zynq® UltraScale+® RFSoC DFE的特点和产品选择。
本文以面向mMIMO的有源天线单元架构和主要需求为重点,进一步对RU进行探讨。
ClockMatrix器件为AMD RFSoC DFE开发平台和O-RU参考设计提供同步及软件解决方案
5G新无线电(NR)网络的设计目的是与现有网络实现多年共存。在世界各地,营运商已投资数十亿美元建设2G/3G/4G网络,用于无线电设备和选址
本视频介绍了套件中包含的主要板载组件和附件,并演示了如何对下一代 O-RAN 5G NR 架构进行原型设计。
该套件搭载 ZU67DR,是业界率先实现 8T8R、400MHz 瞬时带宽( IBW )的灵活应变单芯片 O-RU 解决方案。
该演示展示了 Xilinx DPD 性能,分别来自 Ampleon 和 Wolfspeed 的高功率驱动器和末级 PA。该演示展示了 Zynq RFSoC DFE 以及 Xilinx 最新 DPD IP 如何线性化用于 C 波段的高功率宏系列。
本文介绍针对超大规模系统的多通道应用,并将多输入多输出、波束成形和可控延迟与射频通道设计的其他经典要求相结合。