收发器

Xilinx 7系列FPGA收发器架构之共享功能(五)

本文继续介绍7系列FPGA收发器的共享功能,主要包括以下几个方面内容

Xilinx 7系列FPGA收发器架构之共享功能(四)

GTX/GTH收发器在FPGA上电和配置后必须进行初始化,GTX/GTH收发器的发送器和接收器可以独立

Xiinx 7系列FPGA收发器架构之共享功能(三)

本文主要介绍GTX/GTH收发器内部CPLL和QPLL锁相环时钟结构及使用

Xilinx 7系列FPGA收发器架构之共享功能(二)

本博文主要对GTX/GTH收发器的共享资源进行介绍

Xiinx 7系列FPGA收发器架构之收发器和工具概述(一)

本博文主要对GTX/GTH收发器进行总体概述。

Xilinx FPGA收发器参考时钟设计应用

本文基于可编程晶振SI570,就Xilinx FPGA收发器输入参考时钟的硬件设计及FPGA软件设计给出设计案例,供大家参考

【下载】UltraScale FPGA收发器向导

UltraScale™FPGA收发器向导用于配置和简化Xilinx®UltraScale或UltraScale +™器件中一个或多个串行收发器的使用。

【视频】Virtex UltraScale+ 32 Gigabit GTY, 功率优化型收发器

本视频演示了 Virtex UltraScale + FPGA, 带有32.75G 背板使能、功率优化的收发器。该收发器具有同类最佳传输抖动和第三代客户验证的自适应接收均衡技术。

【视频】UltraScale 架构收发器

回顾 UltraScale 架构中的收发器增强特性。