Zynq UltraScale+

可编程器件的安全和防篡改挑战

本文分析了FPGA可能暴露的主要漏洞,并介绍了可编程器件制造商所采用的作为防篡改措施的技术。

【下载】采用InFO封装的新型UltraScale+器件支持紧凑型工业相机

Xilinx公司采用InFO封装的新型Zynq UltraScale+ MPSoC实现了全方位的工业性能--所有这些器件都采用了具有高计算密度的紧凑外形。

Zynq UltraScale+ 器件 — PS DNA 没有写保护,是一个与 PL DNA 不同的值

Xilinx 用两个 96 位独特器件标识符(称为器件 DNA)为每个 Zynq UltraScale+ 器件编程。一个 DNA 值位于可编程逻辑 (PL) 中,另一个 DNA 值位于处理系统 (PS) 中。这两个 DNA 值是不同的,但每个 DNA 都有以下属性及读取访问方法。

【问答】Zynq UltraScale+ MPSoC 处理系统的设计咨询 - 在 85°C 以上运行时,需要更频繁地更新 PS DDR4 / DDR3

如果在 85 摄氏度以上的工作温度下运行,DRAM 需要更频繁地更新。对于 PS DDR4/DDR3,更新周期必须减半。如果不进行调整,可能会出现数据丢失/损坏的情况。

【下载】面向Zynq UltraScale+ 的隔离设计实例

本文介绍如何将低功率域 (LPD) 作为一个通道和 PL 中的一个三模冗余 MicroBlaze 来创建和实现单片通用 2 通道系统。

ZYNQ UltraScale+ MPSoC USB2.0接口裸机驱动(Mass Storage)

ZYNQ UltraScale+ MPSoC支持支持USB3.0,其功能通过PS侧GTR接口实现。实际设计中,有时希望仅支持USB2.0即可。这里,概要描述仅需要USB2.0场景下的软硬件设计及调试过程。我们在实际设计中,采用了与ZCU102相同的USB PHY芯片(Microchip/USB3320)

【视频】Zynq UltraScale+ RFSoC 以及在有线电视接入远程 PHY 节点中的应用

本次网络研讨会概述了 Zynq UltraScale+ RFSoC 及其在有线电视接入远程 PHY 节点中的应用。我们将首先为世界上唯一集成模数转换器的硬件可编程片上系统提供技术概览,并提供关键性能指标。随后,我们将讨论其在远程 PHY 节点上的应用,该节点利用 Xilinx 合作伙伴 Calian SED 提供的关键 IP 块。

【下载】隔离Zynq UltraScale +设备上的关键安全应用程序

所有市场的安全性都变得越来越重要。在Zynq®UltraScale +™平台上使用受信任的执行环境(TEE),通过将关键安全性元素与系统其余部分隔离开来,可以提供主要的安全优势。

瑞萨电子:实时控制,软硬结合,尽在Zynq® UltraScale+™ MPSoC FPGA电源解决方案

电源管理要求非常多样化,通常每个不同的客户设计都有自己独特的要求。因此,没有统一的电源管理设计能够提供优化的解决方案。赛灵思与业界领先的电源管理公司合作提供先进的电源管理方案。

【下载】Zynq UltraScale + MPSoC生产勘误表

感谢您使用Zynq®UltraScale +™MPSoC系列进行设计。 尽管Xilinx尽了最大努力确保最高质量,但部分设备仍受到以下勘误表中所述限制的约束。