跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
【干货分享】运行EGL Pixmap例子,测试MPSoC GPU性能
作者:付汉杰,hankf@xilinx.com,文章转载自:赛灵思中文社区论坛 可以使用EGL Pixmap例子测试MPSoC GPU性能。运行EGL Pixmap,要使用fbdev作为egl backend。 在 /project-spec/meta-user/conf/petalinuxbsp.conf里添加下列内容,再编译。
2020-05-12 |
MPSoC
,
ZCU106
玩转FPGA边缘视觉——4k视频图像抓取
随着现代图像及视频处理技术的不断发展,人们对图像处理提出了新的要求,最近几年,图像的分辨率和扫描频率都有了较大范围的提升,1080P分辨率的视频已经非常流行,2K甚至4K分辨率的图像也在火热发展中。基于软件的图像处理方法存在着一些局限性,尤其是计算速度和算法效率方面
2020-05-12 |
FPGA
,
视频处理
基于ZYNQ的CameraLink图像采集与边缘检测开发详解
本案例支持CameraLink Base/Full模式、彩色/黑白相机。 此开发详解基于创龙ZYNQ Z-7045/Z-7100评估板TLZ7xH-EVM展开。
2020-05-11 |
Zynq
,
CameraLink
,
图像采集
,
边缘检测
Xilinx AI engine
随着人工智能和5G的兴起,数据处理对芯片的算力和带宽要求更高。为了布局未来,助力人工智能和5G,赛灵思也推出了自己的FPGA加速芯片-ACAP。ACAP是一款基于7nm工艺,集成了通用处理器(PS),FPGA(PL),math engine以及network-on-chip的革命性芯片。
2020-05-11 |
AI 加速
,
每日头条
【资深创客|】五一,5天,自制一个RISC-V
RISC-V-On-PYNQ Overlay实现了在PYNQ-Z2板上的RISC-V处理器及工具链集成,并提供了完整的RISC-V源码与设计流程,得益于PYNQ软件框架,其支持在Jupyter Notebook对RISC-V进行编译、调试与验证,即可以在Jupyter Notebook上编写一段C/C++/RISC-V汇编程序,将编译后的二进制文件放到picoRV32上运行
2020-05-11 |
RISC-V
,
PYNQ-Z2
开发者分享 | 使用 PetaLinux自定义ZynqMP平台
本篇博文涵盖了配置设备树以将外设和第三方应用详细信息添加到 PetaLinux 工程中的基本流程。在某些情况下,设备树无法生成相关外设所需的所有必需信息,例如,以太网 PHY 信息。在此类情况下,您需要手动将此板级信息和特定开发板信息添加到设备树文件 (system-user.dtsi) 中。
2020-05-09 |
Petalinux
,
每日头条
【公民科学家】用PYNQ+Ultra96为抗击疫情做贡献
成为公民科学家不是梦!闲置的计算资源不仅用于精确地建模重要蛋白质的结构,还用于设计新蛋白质,让我们一起参与抗击COVID-19!
2020-05-09 |
PYNQ
,
Ultra96
,
COVID-19
Xilinx大神都懂的数字运算单元—DSP48E1
FPGA中DSP资源是宝贵的且有限,我们在计算大位宽的指数、复数乘法、累加、累乘等运算时都会用到DSP资源,如果我们不了解底层的DSP特性,很多设计可能都无法进行。逻辑综合往往是不可控的,为了能够充分利用DSP资源,我们需要对DSP48E1有所了解
2020-05-09 |
数字运算
,
DSP48E1
【分享】Linux集成多个图形backend
PetaLinux以前的版本中,在project-spec/meta-user/conf/petalinuxbsp.conf里添加MALI_BACKEND_DEFAULT = "wayland"”,在编译时选择图形backend。在PetaLinux 2019.1里,默认集成多个图形backend。运行时,可以根据需要选择图形后端。这样更方便调试。
2020-05-08 |
Petalinux
【分享】解决Ubuntu 16.04安装Vitis 2019.2失败的问题
解决Ubuntu 16.04安装Vitis 2019.2失败的问题
2020-05-07 |
Ubuntu 16.04
,
Vitis-2019.2
千兆以太网(3):发送——组建以太网心跳包
心跳包就是在客户端和服务器间定时通知对方自己状态的一个自己定义的命令字,按照一定的时间间隔发送,类似于心跳,所以叫做心跳包。心跳包在GPRS通信和CDMA通信的应用方面使用非常广泛。数据网关会定时清理没有数据的路由,心跳包通常设定在30-40秒之间
2020-05-07 |
千兆以太网
在 HyperLynx 上构建 IBIS-AMI 仿真测试台
本答复记录涵盖在 HyperLynx 中创建 IBIS-AMI 仿真测试平台的步骤。以 UltraScale+ GTY IBIS-AMI 模型为例。本教程使用 HyperLynx VX.2.4。
2020-05-06 |
Hyperlynx
,
IBIS-AMI
,
仿真
机器视觉工程师应该了解的23个工业镜头专业术语
机器视觉系统中,镜头相当于人的眼睛,其主要作用是将目标的光学图像聚焦在图像传感器(相机)的光敏面阵上。视觉系统处理的所有图像信息均通过镜头得到,镜头的质量直接影响到视觉系统的整体性能。下面对机器视觉工业镜头的相关专业术语做以详解。
2020-05-06 |
机器视觉
,
工业镜头
【干货分享】Xilinx Linux V4L2视频管道(Video Pipeline)驱动程序分析
Xilinx提供了完整的V4L2的驱动程序,Xilinx V4L2 driver。处于最顶层的驱动程序是V4L2框架的视频管道(Video pipeline)驱动程序,也叫桥驱动程序(bridge driver),主要代码在文件xilinx-vipp.c中。在V4L2框架中,整个视频管道(Video pipeline)可以通过媒体设备(/dev/media)配置
2020-04-30 |
V4L2
,
Video-Pipeline
,
每日头条
Modelsim的简单使用
对于FPGA开发而言,仿真是开发流程中必不可少的一步,也是非常重要的一步,仿真是将RTL代码模拟运行,得到module中信号波形,再进行功能分析的过程。强大的功能与速度兼具的modelsim仿真就是你开发过程的最合适的选择了,下面我以简单的24进制计数器带各位熟悉modelsim仿真流程及波形
2020-04-30 |
Modelsim
第一页
前一页
…
69
70
71
…
下一页
末页