RFSoc

Zynq® UltraScale+™ RFSoC 在一款全可编程 SoC 架构中集成数千兆采样 RF 数据转换器和软判决前向纠错 (SD-FEC)。最新产品系列在一款 Zynq UltraScale+ 器件中提供 ARM® Cortex™-A53 处理子系统、UltraScale+ 可编程逻辑和最高信号处理带宽,能够提供综合 RF 信号链,满足无线、有线电视接入、测量测试、早期预警/雷达以及其它高性能 RF 应用需求

Zynq UltraScale+ RFSoC ZCU1275 特性描述套件

Zynq® UltraScale+™ RFSoC ZCU1275 特性描述套件提供您对集成型 ADC 和 DAC 以及 Zynq UltraScale+ XCZU29DR-2FFVF1760E RFSoC 上提供的 GTY 和 GTR 收发器进行特性描述和评估时所需的一切。

【视频】使用 Zynq UltraScale+ RFSoC 的 4G 及 5G 无线电示例

本次网络研讨会描述了两个使用 Zynq UltraScale + RFSoC 进行无线通信的设计示例。 首先,让我们回顾一下针对大规模 MIMO(64x64),100MHz LTE(ORAN 7.2 split)的设计,并解释其实现和选型性能数据。

【视频】使用 RFSoC Gen 3 的数字辅助 RF 功率放大器

该视频演示了 Xilinx IP 的平均功耗降低和数字预失真功能。

Xilinx 宣布加入 Open RAN 政策联盟,推动开放式 5G 网络部署

赛灵思今日宣布加入 Open RAN 政策联盟,致力于为Open RAN 5G 技术的开发和部署提供有力支持。Open RAN 政策联盟的成员提倡将 Open RAN 作为首选解决方案,提高多厂商生态系统的互操作性和安全性。

【视频】Zynq UltraScale + RFSoC 设计方法

2019 XDF 演示文稿:RFSoC 工具和多频带支持示例

Zynq UltraScale+ RFSoC ZCU208 ES1 评估套件

Zynq® UltraScale+™ RFSoC ZCU208 评估套件是面向开箱即用评估及前沿应用开发的理想 RF 测试平台。该套件包含 UltraScale+ RFSoC ZU48DR,其集成 8 个 14 位 5GSPS ADC、8 个 14 位 10GSPS DAC 以及 8 个软决策前向纠错 (SD-FEC) 内核,专为快速启动 RF 类应用而设计

开发者分享 | 利用 RF Data Converter 保持同步

现代 RF 信号链对于跨多通道的数据转换器性能具有极高的要求。换言之,对于赛灵思 RF Data Converter 而言,关键要求之一是在多个 ADC/DAC Tile、RFSoC 器件甚至开发板之间都必须保持同步。了解赛灵思如何探索多块同步 (Multi-Tile Synchronization) 问题解决之道

【开发者分享】有关 Zynq UltraScale+ RFSoC 的 AXI CDMA Linux 用户空间示例

本篇博文将为您演示如何创建 AXI CDMA Linux 用户空间示例应用。示例设计将在 Zynq UltraScale+ RFSoC ZCU111 评估板上实现通过 AXI CDMA 把数据从 PS DDR 传输至 AXI BRAM。

【视频】Zynq UltraScale+ RFSoC 以及在有线电视接入远程 PHY 节点中的应用

本次网络研讨会概述了 Zynq UltraScale+ RFSoC 及其在有线电视接入远程 PHY 节点中的应用。我们将首先为世界上唯一集成模数转换器的硬件可编程片上系统提供技术概览,并提供关键性能指标。随后,我们将讨论其在远程 PHY 节点上的应用,该节点利用 Xilinx 合作伙伴 Calian SED 提供的关键 IP 块。

【视频】使用 Zynq UltraScale+ RFSoC 的 4G 及 5G 无线电示例

本次网络研讨会描述了两个使用 Zynq UltraScale + RFSoC 进行无线通信的设计示例。 首先,让我们回顾一下针对大规模 MIMO(64x64),100MHz LTE(ORAN 7.2 split)的设计,并解释其实现和选型性能数据。