BUFGMUX

经过BUFGMUX的时钟该如何约束(更新)

我们先看UG949中举的例子:时序场景如下图所示

经过BUFGMUX的时钟该如何约束

时序场景如下图所示,clk0和clk1两个时钟输入,经过BUFGMUX后,输出到后面的逻辑

BUFGMUX的使用

BUFGMUX可能使用Xlinx FPGA器件的都有了解,但从使用角度考虑,做FPGA产品开发时,可能使用比较少,但做FPGA原型验证可能就比较多了。