AMD 以太网设计示例

AMD 提供了支持不同速度的多种以太网 IP。此外,还提供了设计示例供用户用作参考。

请参阅以下以太网设计示例列表。

注释:

  • 这些设计示例按原样提供,只能提供有限支持。

  • TRD 的支持生命周期为 1 年。

此外,还通过 Vivado 工具提供以太网设计示例:

  • 在 Vivado 中右键单击 XCI 文件并选中“Open IP Example Design...”(打开设计示例)即可生成以太网 IP

IP

评估板

器件 

实例设计

Links

PS-GEM

VCK190

Versal

GEM MIO 设计示例

2020.2ps_mio_eth_1g (ES1)
  2021.1
ps_mio_eth_1g_prod (Prod)

ZCU102

MPSoC

GEM MIO 设计示例

2019.1ps_mio_eth_1g
  2019.2
ps_mio_eth_1g

ZCU102

MPSoC

VLAN 帧测试流程

2020.2MPSoC 器件上的 VLAN 帧测试过程

ZCU102

MPSoC

GEM TSU 设计示例

2020.2GEM TSU 设计示例

PS-GEM + PL 1000BASEX/SGMII

VCK190

Versal

1G/2.5G Ethernet PCS/PMA or SGMII IP 使用 GEM over EMIO PS 1000BASE-X 设计

2022.1ps_emio_basex_1g (Prod)

ZCU102

MPSoC

1G/2.5G Ethernet PCS/PMA or SGMII IP 使用 GEM over EMIO PS SGMII 设计

2019.1ps_emio_eth_sgmii
  2019.2
ps_emio_eth_sgmii

ZCU102

MPSoC

1G/2.5G Ethernet PCS/PMA or SGMII IP 使用 GEM over EMIO PS 1000BASE-X 设计

2019.1ps_emio_eth_1g
  2019.2
ps_emio_eth_1g

1G/2.5G Ethernet Subsystem

VCK190

Versal

PL 1G 1000BASE-X 设计示例

2020.2pl_eth_1G

ZCU102

MPSoC

PL SGMII 设计

2019.1pl_eth_sgmii
  2019.2
pl_eth_sgmii

ZCU102

MPSoC

PL 1000BASE-X 设计

2019.1pl_eth_1g
  2019.2
pl_eth_1g

ZCU106

MPSoC

1G MCDMA 设计示例

2019.2使用 MCDMA 配置执行 PL 1G 以太网初始化

10G/25G Ethernet Subsystem

ZCU102

MPSoC

PL 10BASER 设计

2019.1pl_eth_10g
  2019.2
pl_eth_10g

ZCU102

MPSoC

10G AXI 以太网校验和卸载设计示例

2022.110G AXI 以太网校验和卸载设计示例

ZCU670

MPSoC

25G 以太网 + IEEE1588 PTP TRD 含内联时间戳逻辑

2022.2 TRDZCU670_以太网 TRD

MRMAC

不适用

Versal

使用 UltraScale+ CMAC 进行设计与 Versal MRMAC 进行设计之间的差异

使用 UltraScale+ CMAC 进行设计与 Versal MRMAC 进行设计之间的差异

VCK190

Versal

MRMAC FC32 仅限 FEC 设计示例

MRMAC 仅限   FECFC32 模式)设计示例教程 (XD109)

VCK190

Versal

1588 PTP PPS 相位同步功能和内联时间戳逻辑的 MRMAC 以太网 TRD

2023.1VCK190_以太网 TRD

DCMAC

不适用

Versal

DCMAC 仅限 FEC 的设计示例

2022.1 2022.2DCMAC 仅限   FEC 的设计专区

2023.1Vivado 设计示例中提供的 100G KP4 100G KR4 仅限 FEC 设计示例

不适用

Versal

GTM 线速率为 106.25 Gb/s 时如何选择激活 DCMAC 偶数通道或奇数通道。

GTM 线速率为 106.25 Gb/s 时如何选择激活 DCMAC 偶数通道或奇数通道


不适用

Versal

NoC DDRMC LPDDR4 上运行的 Versal DCMAC 设计示例

NoC DDRMC LPDDR4 上运行的 Versal DCMAC 设计示例

文章来源:AMD开发者社区


最新文章

最新文章