中文设计指南(UG1197):UltraFAST高层次生产力设计方法指南

关于本指南

赛灵思可编程器件含有数百万个逻辑单元 (LC),集成了当前越来越多的复杂电子系统。本高层次生产力设计方法提供 了在短设计周期内开发此类复杂系统的一套最佳做法。

这种方法以下列概念为重点:

•对宝贵的知识产权 (IP) 使用并行开发流程,实现您的产品在市场上的差异化,且平台可用于将 IP 与生态系统的其 它部分集成。
•广泛使用基于 C 语言的 IP 开发流程让仿真速度相对于 RTL 仿真成倍增长,并且能提供时序准确和得到优化的 RTL。
•使用现有的预先验证平台、模块和组件级 IP,迅速构建您的系统。
•使用脚本,针对从准确设计验证直至编程 FPGA 的流程实现高度自动化。

本指南中的建议是过去多年的广泛专家级用户的经验总结。与传统的 RTL 设计方法相比,它们不断提供了下列改进:

•设计开发时间加快 4 倍。
•衍生设计开发时间加快 10 倍。
•结果质量 (QoR) 提高 0.7 倍到 1.2 倍。

虽然本指南以大型复杂设计为重点,讨论的实践也适用于且已被成功地应用到各种类型的设计中,包括:

• 数字信号处理:
°图像处理
° 视频
° 雷达
• 汽车
• 处理器加速
• 无线
• 存储
• 控制系统

附件大小
UltraFAST高层次生产力设计方法指南.pdf1.68 MB