【器件更新】 Xilinx UltraScale+ 器件集成 MIPI D-PHY

无论您正在设计的处理系统是用于汽车、物联网,还是用于 VR/AR 应用,符合 MIPI 标准的传感器及显示器均是实现可扩展性、高抗噪性及高抖动容限的必要条件。此外,他们的高速度和低功耗模式也是获得最佳功耗性能平衡的关键。然而,使用外部桥接器芯片或 PHY 会增加材料清单成本(BOM),甚至会在某些应用中引起合规性问题。为此,可借助集成 1.5Gb/s MIPI 标准 I/O 的 Zynq UltraScale+ MPSoC 和 Kintex UltraScale+ FPGA 等符合 MIPI 标准的处理平台移除外部 MIPI 桥接器。

Xilinx UltraScale+ 器件提供:

  • 高达 1.5Gb/s 的 MIPI D-PHY 本地操作
  • 支持多达 4 个 ARM Cortex®-A53 处理器的可扩展处理能力
  • 业界最佳单位功耗性能比的 16nm 可编程逻辑
  • 【视频:如何实现 MIPI D-PHY 解决方案】